一种焊线扩展卡测试装置及方法与流程
未命名
09-08
阅读:111
评论:0

1.本发明涉及扩展卡测试领域,具体涉及一种焊线扩展卡测试装置及方法。
背景技术:
2.服务器的多节点、多网口,以及超大的存储容量,通常依赖于pci-e总线上的设备来实现。受限于服务器空间资源紧凑,主板的集成度越来越高,从pci-e 4.0协议标准开始,服务器已逐步取消传统的pci-e插槽(金手指插槽),转而使用更为灵活、占用主板空间更小的mcio接口来进行pci-e总线的input/output传输。通过桥接线缆设计建立板对板或芯片对芯片的连接,此类连接比起传统的pcb布线方法,具备更好的信号路径长度,能够较高的保持信号的完整性和性能。它在使用中,既可以直插到支持该接口的pci-e设备上,又可以通过线缆插到riser卡上的mcio接口,再将pci-e信号转为传统的pci-e金手指插槽,从而避开机构设计导致空间不足、不易拆装更换、需要使用传统金手指设备的问题。
3.区别于传统的金手指插槽的触点直连,双端都使用mcio接口的pci-e设备设计虽然灵活方便,但仍然存在一定程度的信号损失,随着pci-e 5.0协议标准(又称gen5)的普及,pci-e设备的速率已经达到了32 gt/s。mcio接口对连的设计遇到了速度瓶颈,其带来的信号损失已无法满足gen5的要求。所以目前发展出了一种新的riser设计,为方便使用,主板一端仍保留mcio接口,而线缆的另一端取消mcio接口,将信号线直接焊在riser卡上。这种设计叫做焊线riser,也叫焊板线riser。它在保持原来设计灵活度的基础上,又很好的避免了高速信号通过多个接口传输带来的损耗,使pci-e设备得以用gen5速度与主板传输。
4.在实际情况中,线缆生产厂商与riser卡本身pcba的生产厂商往往不是一个。通常是pcba厂商将生产好的板卡打包发到线缆厂商,由线缆厂商统一进行信号线的焊接。在riser 焊接完成以后,线缆厂商需要对其成品进行功能、高速信号传输的检测,才能确保产品的性能满足需求,避免信号不达标、开路、短路等情况。在测试作业中,线缆厂需要用搭建实际的服务器环境进行测试,在大批量的焊线riser生产时,服务器的实机环境测试慢、一次测试数量少、成本高的缺点就被暴露出来,无法满足正常需求。且因为各种焊线riser的需求不一致,线缆厂商就需要准备多种实机环境,对测试成本控制又产生了极大挑战。
技术实现要素:
5.为解决上述问题,本发明提供一种焊线扩展卡测试装置及方法,将各种设计类型的焊线扩展板兼容起来,所有测试数据通过测试终端进行收集分析,实现一次测试多种和多个焊线扩展卡的目的,提高测试效率,降低测试成本。
6.第一方面,本发明的技术方案提供一种焊线扩展卡测试装置,包括主信号中继板和线缆治具板;线缆治具板一端与主线缆治具板连接,另一端设置有至少一种类型的扩展卡连接器,每种类型的扩展卡连接器各包含至少一个扩展卡连接器;扩展卡连接器用于与待测焊线扩展卡连接,待测焊线扩展卡与pcie设备连接;
pcie设备的测试数据经待测焊线扩展卡传输至主线缆治具板,主线缆治具板将所接收测试数据进行调理后传输至测试终端。
7.在一个可选的实施方式中,线缆治具板上设置至少一个治具板连接器,每个扩展卡连接器连接到一个治具板连接器;主信号中继板上设置有至少一个主中继板连接器,主中继板连接器与线缆治具板上的治具板连接器数量相同,且一一对应;治具板连接器与相应主中继板连接器连接。
8.在一个可选的实施方式中,主信号中继板上还设置有系统单晶片、上位通信接口、主pcie接口和时钟发生器;上位通信接口、主pcie接口分别与系统单晶片连接,主pcie接口分别与时钟发生器、各个主中继板连接器连接;主信号中继板通过上位通信接口与测试终端连接。
9.在一个可选的实施方式中,该装置还包括设置在线缆治具板、主信号中继板之间的主码间干扰补偿板,主码间干扰补偿板用于消除码间干扰;主码间干扰补偿板一端设置有第一主补偿板连接器和第二主补偿板连接器,第一主补偿板连接器和第二主补偿板连接器的数量相同,且一一对应,第一主补偿板连接器与相应第二主补偿板连接器连接;第一主补偿板连接器与主信号中继板的主中继板连接器数量相同,且一一对应,第一主补偿连接器与相应主中继板连接器连接;第二主补偿板连接器与相应线缆治具板的治具板连接器连接。
10.在一个可选的实施方式中,该装置还包括至少一个级联信号中继板,级联信号中继板一端与线缆治具板连接,另一端与主信号中继板连接,线缆治具板所接收测试数据传输至相应级联信号中继板,级联信号中继板将测试数据经主信号中继板传输至测试终端。
11.在一个可选的实施方式中,级联信号中继板上设置有级联中继板连接器、级联pcie接口和第二级联通信接口;级联中继板连接器的数量与线缆治具板上的治具板连接器数量相同,且一一对应;级联中继板连接器与相应的治具板连接器连接,同时级联信号中继板上各个级联中继板连接器与级联pcie接口连接,级联pcie接口与第二级联通信接口连接;主信号中继板上还设置有与系统单晶片连接的第一级联通信接口,第一级联通信接口与第二级联通信接口连接;同时主信号中继板上的时钟发生器与级联pcie接口连接。
12.在一个可选的实施方式中,该装置还包括级联码间干扰补偿板,级联码间干扰补偿板与级联信号中继板的数量相同,且一一对应,级联码间干扰补偿板设置在相应线缆治具板、级联信号中继板之间,用于消除码间干扰;级联码间干扰补偿板一端设置有第一级联补偿板连接器和第二级联补偿板连接器,第一级联补偿板连接器和第二级联补偿板连接器的数量相同,且一一对应,第一级联补偿板连接器与相应第二级联补偿板连接器连接;第一级联补偿板连接器与级联信号中继板的级联中继板连接器数量相同,且一一对应,第一级联补偿连接器与相应级联中继板连接器连接;第二级联补偿板连接器与相应线缆治具板的治具板连接器连接。
13.在一个可选的实施方式中,该装置还包括电源板,主信号中继板上设置有主电源接口,级联信号中继板上设置有级联电源接口,电源板分别与主电源接口、级联电源接口连
接。
14.在一个可选的实施方式中,上位通信接口为通用串行总线接口。
15.第二方面,本发明的技术方案提供一种焊线扩展卡测试方法,由测试终端执行,包括以下步骤:接收所有测试数据;其中测试数据中包含设备标识和设备性能数据;根据设备标识映射相应待测焊线扩展卡;根据设备性能数据分析相应待测焊线扩展卡的性能。
16.第三方面,本发明的技术方案提供一种终端,包括:存储器,用于存储焊线扩展卡测试程序;处理器,用于执行所述焊线扩展卡测试程序时实现如上述任一项所述焊线扩展卡测试方法的步骤。
17.第四方面,本发明的技术方案提供一种计算机可读存储介质,所述可读存储介质上存储有焊线扩展卡测试程序,所述焊线扩展卡测试程序被处理器执行时实现如上述任一项所述焊线扩展卡测试方法的步骤。
18.本发明提供的一种焊线扩展卡测试装置及方法,相对于现有技术,具有以下有益效果:配置主信号中继板和线缆治具板,线缆治具板上可连接多种接口类型的焊线扩展卡,所有测试数据经主信号中继板传输给测试终端,由测试终端对测试数据进行分析,实现焊线扩展卡的测试。本发明将各种设计类型的焊线扩展板兼容起来,所有测试数据通过测试终端进行收集分析,实现一次测试多种和多个焊线扩展卡的目的,提高测试效率,降低测试成本。
附图说明
为了更清楚的说明本发明实施例或现有技术的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
19.图1是本发明实施例提供的一种焊线扩展卡测试装置第一种结构示意图。
20.图2是本发明实施例提供的一种焊线扩展卡测试装置第二种结构示意图。
21.图3是本发明实施例提供的一种焊线扩展卡测试装置第三种结构示意图。
22.图4是本发明实施例提供的一种焊线扩展卡测试装置第四种结构示意图。
23.图5是本发明实施例提供的一种焊线扩展卡测试装置一具体实施例的结构示意图。
24.图6是本发明实施例提供的一种焊线扩展卡测试方法流程示意图。
25.图7是本发明实施例提供的一种终端的结构示意图。
具体实施方式
26.为了使本技术领域的人员更好地理解本发明方案,下面结合附图和具体实施方式对本发明作进一步的详细说明。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提
下所获得的所有其他实施例,都属于本发明保护的范围。
27.除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本发明。
28.下面对本发明中出现的关键术语进行解释。
29.pci-e:pci-express(peripheral component interconnect express)是一种高速串行计算机扩展总线标准,属于高速串行点对点双通道高带宽传输,所连接的设备分配独享通道带宽,不共享总线带宽,主要支持主动电源管理,错误报告,端对端的可靠性传输,热插拔以及服务质量(qos)等功能。
30.pci-e插槽:是基于 pci-express 总线元件扩展接口的扩展插槽。通过插接不同的扩展卡可以获得电脑能实现的几乎所有功能,是名副其实的“万用”扩展插槽。
31.mcio:mini cool edge io 连接器是一种灵活、坚固且具有高性价比的连接器,可帮助产品设计人员提高灵活性、降低整体空间要求并扩展高速信号的覆盖范围。mcio连接器和电缆连接器广泛用于服务器、高性能计算机 (hpc)、交换机/路由器和其他数据中心设备。
32.pcb:printed circuit board,称印刷线路板,是电子元器件的支撑体,是电子元器件电气相互连接的载体。
33.pcba: printed circuit board assembly,也就是说pcb空板经过smt上件,或经过dip插件的整个制程,也叫装配印刷电路板或电路板组装。
34.pc: personal computer,个人计算机。
35.riser卡:是指插在pci-e接口上的功能扩展卡或转接卡,它既有将单个pci-e带宽信号分割为多个的设计,也可以设计为将多个pci-e带宽信号合并为一个。
36.retimer卡:主要起到信号中继、辅助传递的作用,属于信号调理(signal conditioning)芯片,作用是信号均衡和增强作用。retimer就类似于一个phy芯片,其信号在经过retimer的时候,通过内部的时钟重构信号,使其信号传输能量增加,然后再继续传输。
37.isi: inter symbol interference,码间干扰,主要是由于各用户高频信号之间存在一定的相关性造成的,而且会承接用户数量和发射功率的增加而迅速增大。
38.ocp:open compute project,开源计算项目。
39.clock gen:时钟发生器。
40.cypress 晶片:一种可编程的系统单晶片。
41.系统单晶片:英文是soc,system-on-a-chip,或者称作整合晶片(system-level integration)。 1)它是集成电路产品,整合在一个电子晶片上 。2)具有特定的功能,一般用于终端产品,可以包含一个完整的功能系统(或者是说就像一台只设计为做特定事的电脑,这个电脑就是一个芯片把所有的都整合了,其自带“操作系统”)。 3)根据第2条,那么它有微处理器、记忆体、逻辑电路等。
42.图1是本发明实施例提供的一种焊线扩展卡测试装置结构示意图,如图1所示,该装置包括主信号中继板和线缆治具板。
43.线缆治具板一端与主线缆治具板连接,另一端设置有至少一种类型的扩展卡连接
器,每种类型的扩展卡连接器各包含至少一个扩展卡连接器,如图1中一个虚线框内为一种类型的扩展卡连接器。其中,扩展卡连接器用于与待测焊线扩展卡连接,待测焊线扩展卡与pcie设备连接;pcie设备的测试数据经待测焊线扩展卡传输至主线缆治具板,主线缆治具板将所接收测试数据进行调理后传输至测试终端。测试终端对接收到测试数据进行分析,根据分析结果判断相应待测焊线扩展卡的性能。
44.扩展卡连接器可包括mcio类型的扩展卡连接器、pcie类型的扩展卡连接器等,每种类型的扩展卡连接器连接相对应的待测焊线扩展卡,例如具有mcio接口的焊线扩展卡与线缆治具板上mcio类型的扩展卡连接器连接。在线缆治具板上设置哪些类型的扩展卡连接器,根据具体需求可自行配置,每种类型的扩展卡连接器各包含至少一个扩展卡连接器,例如在线缆治具板上设置两种类型的扩展卡连接器,每种类型各包含两个扩展卡连接器,那么就可以同时实现2种类型共4个待测焊线扩展卡的测试。
45.本发明实施例的焊线扩展卡测试装置,配置主信号中继板和线缆治具板,线缆治具板上可连接多种接口类型的焊线扩展卡,所有测试数据经主信号中继板传输给测试终端,由测试终端对测试数据进行分析,实现焊线扩展卡的测试。本发明将各种设计类型的焊线扩展板兼容起来,所有测试数据通过测试终端进行收集分析,实现一次测试多种和多个焊线扩展卡的目的,提高测试效率,降低测试成本。
46.图2是本发明实施例提供的一种焊线扩展卡测试装置结构示意图,如图2所示,该装置包括主信号中继板和线缆治具板。
47.线缆治具板一端与主线缆治具板连接,另一端设置有至少一种类型的扩展卡连接器,每种类型的扩展卡连接器各包含至少一个扩展卡连接器。线缆治具板上还设置至少一个治具板连接器,每个扩展卡连接器连接到一个治具板连接器;同时,主信号中继板上设置有至少一个主中继板连接器,主中继板连接器与线缆治具板上的治具板连接器数量相同,且一一对应;治具板连接器与相应主中继板连接器连接,实现线缆治具板与主信号中继板的连接。
48.主信号中继板上还设置有系统单晶片、上位通信接口、主pcie接口和时钟发生器;上位通信接口、主pcie接口分别与系统单晶片连接,主pcie接口分别与时钟发生器、各个主中继板连接器连接;主信号中继板通过上位通信接口与测试终端连接。在一个可选的实施方式中,上位通信接口可以采用通用串行总线接口(usb)。
49.测试时,待测焊线扩展卡与扩展卡连接器连接,同时待测焊线扩展卡连接有pcie设备,治具板连接器与主中继板连接器连接,上位通信接口与测试终端连接。
50.pcie设备的测试数据经待测焊线扩展卡传输至线缆治具板,线缆治具板将测试数据传输给主信号中继板,主信号中继板对接收到测试数据,通过内部时钟发生器进行重构,使信号传输能量增加,实现信号均衡和增加的作用,再将调理后的测试数据经上位通信接口传输给测试终端,测试终端根据测试数据对待测焊线扩展卡的性能进行分析。
51.本发明实施例提供的焊线扩展卡测试装置,配置主信号中继板和线缆治具板,线缆治具板上可连接多种接口类型的焊线扩展卡,所有测试数据经主信号中继板传输给测试终端,由测试终端对测试数据进行分析,实现焊线扩展卡的测试。本发明将各种设计类型的焊线扩展板兼容起来,所有测试数据通过测试终端进行收集分析,实现一次测试多种和多个焊线扩展卡的目的,提高测试效率,降低测试成本。
52.图3是本发明实施例提供的一种焊线扩展卡测试装置结构示意图,如图3所示,该装置包括主信号中继板、主码间干扰补偿板和线缆治具板。
53.主码间干扰补偿板设置在线缆治具板、主信号中继板之间,用于消除码间干扰。
54.线缆治具板一端与主码间干扰补偿板连接,另一端设置有至少一种类型的扩展卡连接器,每种类型的扩展卡连接器各包含至少一个扩展卡连接器。线缆治具板上还设置至少一个治具板连接器,每个扩展卡连接器连接到一个治具板连接器,线缆治具板通过治具板连接器与主码间干扰补偿板连接。
55.主码间干扰补偿板一端设置有第一主补偿板连接器和第二主补偿板连接器,第一主补偿板连接器和第二主补偿板连接器的数量相同,且一一对应,第一主补偿板连接器与相应第二主补偿板连接器连接。
56.同时,主信号中继板上设置有至少一个主中继板连接器,第一主补偿板连接器与主信号中继板的主中继板连接器数量相同,且一一对应,第一主补偿连接器与相应主中继板连接器连接。第二主补偿板连接器与相应线缆治具板的治具板连接器连接。
57.主信号中继板上还设置有系统单晶片、上位通信接口、主pcie接口和时钟发生器;上位通信接口、主pcie接口分别与系统单晶片连接,主pcie接口分别与时钟发生器、各个主中继板连接器连接;主信号中继板通过上位通信接口与测试终端连接。
58.测试时,待测焊线扩展卡与扩展卡连接器连接,同时待测焊线扩展卡连接有pcie设备,治具板连接器与第二主补偿板连接器,第一主补偿连接器与主中继板连接器连接,上位通信接口与测试终端连接。
59.pcie设备的测试数据经待测焊线扩展卡传输至线缆治具板,线缆治具板将测试数据传输给主码间干扰补偿板,消除码间干扰,然后测试数据传输给主信号中继板,主信号中继板对接收到测试数据,通过内部时钟发生器进行重构,使信号传输能量增加,实现信号均衡和增加的作用,再将调理后的测试数据经上位通信接口传输给测试终端,测试终端根据测试数据对待测焊线扩展卡的性能进行分析。
60.本发明实施例提供的焊线扩展卡测试装置,配置主信号中继板和线缆治具板,线缆治具板上可连接多种接口类型的焊线扩展卡,所有测试数据经主信号中继板传输给测试终端,由测试终端对测试数据进行分析,实现焊线扩展卡的测试。本发明将各种设计类型的焊线扩展板兼容起来,所有测试数据通过测试终端进行收集分析,实现一次测试多种和多个焊线扩展卡的目的,提高测试效率,降低测试成本。
61.图4是本发明实施例提供的一种焊线扩展卡测试装置结构示意图,如图4所示,该装置包括主信号中继板、级联信号中继板和线缆治具板,其中级联信号中继板可以设置至少一个,用户根据需要配置级联信号中继板的个数。
62.可以理解的是,主信号中继板、各个级联信号中继板各自连接一个线缆治具板,每个中继板连接的线缆治具板可连接不同接口类型的焊线扩展卡。
63.线缆治具板一端与上位的主线缆治具板或级联信号中继板连接,另一端设置有至少一种类型的扩展卡连接器,每种类型的扩展卡连接器各包含至少一个扩展卡连接器。线缆治具板上还设置至少一个治具板连接器,每个扩展卡连接器连接到一个治具板连接器,治具板连接器用于与主线缆治具板或级联信号中继板连接。
64.级联信号中继板一端与线缆治具板连接,另一端与主信号中继板连接,线缆治具
板所接收测试数据传输至相应级联信号中继板,级联信号中继板将测试数据经主信号中继板传输至测试终端。
65.测试时,待测焊线扩展卡插接到线缆治具板上,待测焊线扩展卡连接有pcie设备,线缆治具板与主信号中继板或级联信号中继板连接,与主信号中继板直接连接的线缆治具板所采集的测试数据,直接经主信号中继板传输给测试终端,与级联信号中继板连接的线缆治具板所采集的测试数据,经级联信号中继板传输给主信号中继板,再由主信号中继板传输给测试终端,测试终端接收到所有待测焊线扩展卡对应的测试数据,同时对多个待测焊线扩展卡进行性能分析。
66.具体地,主信号中继板上设置有至少一个主中继板连接器,主中继板连接器与线缆治具板上的治具板连接器数量相同,且一一对应;治具板连接器与相应主中继板连接器连接,实现线缆治具板与主信号中继板的连接。主信号中继板上还设置有系统单晶片、上位通信接口、主pcie接口和时钟发生器;上位通信接口、主pcie接口分别与系统单晶片连接,主pcie接口分别与时钟发生器、各个主中继板连接器连接;主信号中继板通过上位通信接口与测试终端连接。
67.级联信号中继板上设置有级联中继板连接器、级联pcie接口和第二级联通信接口。级联中继板连接器的数量与线缆治具板上的治具板连接器数量相同,且一一对应;级联中继板连接器与相应的治具板连接器连接,同时级联信号中继板上各个级联中继板连接器与级联pcie接口连接,级联pcie接口与第二级联通信接口连接。
68.相应的,主信号中继板上还设置有与系统单晶片连接的第一级联通信接口,第一级联通信接口与第二级联通信接口连接;同时主信号中继板上的时钟发生器与级联pcie接口连接。
69.级联信号中继板上无需设置系统单晶片和时钟发生器,由主信号中继板对级联信号中继板进行控制。
70.在一个可选地实施方式中,该装置还包括主码间干扰补偿板和级联码间干扰补偿板,主码间干扰补偿板设置在线缆治具板、主信号中继板之间,级联码间干扰补偿板与级联信号中继板的数量相同,且一一对应,级联码间干扰补偿板设置在相应线缆治具板、级联信号中继板之间。主码间干扰补偿板和级联码间干扰补偿板用于消除码间干扰。
71.具体地,主码间干扰补偿板一端设置有第一主补偿板连接器和第二主补偿板连接器,第一主补偿板连接器和第二主补偿板连接器的数量相同,且一一对应,第一主补偿板连接器与相应第二主补偿板连接器连接;第一主补偿板连接器与主信号中继板的主中继板连接器数量相同,且一一对应,第一主补偿连接器与相应主中继板连接器连接;第二主补偿板连接器与相应线缆治具板的治具板连接器连接。
72.级联码间干扰补偿板一端设置有第一级联补偿板连接器和第二级联补偿板连接器,第一级联补偿板连接器和第二级联补偿板连接器的数量相同,且一一对应,第一级联补偿板连接器与相应第二级联补偿板连接器连接;第一级联补偿板连接器与级联信号中继板的级联中继板连接器数量相同,且一一对应,第一级联补偿连接器与相应级联中继板连接器连接;第二级联补偿板连接器与相应线缆治具板的治具板连接器连接。
73.本实施例中,设置电源板给装置供电,相应的,主信号中继板上设置有主电源接口,级联信号中继板上设置有级联电源接口,电源板分别与主电源接口、级联电源接口连
接。
74.本发明实施例提供的焊线扩展卡测试装置,配置主信号中继板、级联信号中继板和线缆治具板,线缆治具板上可连接多种接口类型的焊线扩展卡,所有测试数据经主信号中继板传输给测试终端,由测试终端对测试数据进行分析,实现焊线扩展卡的测试。本发明将各种设计类型的焊线扩展板兼容起来,所有测试数据通过测试终端进行收集分析,实现一次测试多种和多个焊线扩展卡的目的,提高测试效率,降低测试成本。
75.为进一步理解本发明,以下提供一具体实施例对本发明进一步详细说明,图5是该具体实施例的结构示意图。
76.如图5所示,该具体实施例的装置包括retimer板、retimer级联板、两个isi补偿板、两个线缆治具板和一个电源板,板卡之间通过ocp3.0连接器与金手指相互连接。两个线缆治具板共支持一条x16带宽pci-e插槽的焊线riser以及6个mcio接口的焊线riser测试。
77.isi补偿板作用为均衡各高频信号的码间干扰,对信号进行修正,防止错误传播。retimer板用来接收、处理待测焊线risers(焊线扩展卡)上的高频信号、pci-e信号,并通过usb接口输出处理结果。retimer级联板上的 clock gen与 cypress 晶片不上件,通过clock、i2c线缆连接retimer板上的i2c控制芯片。电源板采用一次转换方式,将交流市电转换为系统需要的12.2v直流电压,给系统各部件提供动力。
78.测试时,将待测的焊线riser接入线缆治具板上,然后使用单独的一台pc通过usb接入该装置的两个retimer卡接口,焊线riser上接入设备的pci-e信号会经过ocp3.0接口传入isi补偿板,isi补偿板会将高频信号修正,通过ocp3.0接口传入retimer板,retimer板会将pci-e信号接收,与焊线riser上的pci-e设备通信,并将获取结果通过usb接口发送到pc,pc端会对收到的数据进行处理,pc收到数据后,会根据riser上接入设备的bus号、驱动id号、厂商号,以及设备的带宽、速率等信息,确定每片焊线riser最终的测试结果。
79.上文中对于一种焊线扩展卡测试装置的实施例进行了详细描述,基于上述实施例描述的焊线扩展卡测试装置,本发明实施例还提供了一种与该装置对应的焊线扩展卡测试方法。
80.图6是本发明实施例提供的一种焊线扩展卡测试方法流程示意图,该方法由测试终端执行,测试终端与上述实施例的测试装置通信,对焊线扩展卡进行测试。
81.如图6所示,该方法包括以下步骤。根据不同的需求,该流程图中步骤的顺序可以改变,某些可以省略。
82.s1,接收所有测试数据。
83.其中测试数据中包含设备标识和设备性能数据,设备标识包括bus号、驱动id号、厂商号等,设备性能数据包括带宽、速率等信息。
84.s2,根据设备标识映射相应待测焊线扩展卡。
85.s3,根据设备性能数据分析相应待测焊线扩展卡的性能。
86.首先根据设备标识确定出是哪个待测焊线扩展卡传输来的信息,然后分析设备性能数据,对确定出的待测焊线扩展卡进行性能分析。
87.本实施例的焊线扩展卡测试方法基于前述的焊线扩展卡测试装置实现,因此其作用与上述装置的作用相对应,这里不再赘述。
88.图7为本发明实施例提供的一种测试终端700的结构示意图,包括:处理器710、存
储器720及通信单元730。所述处理器710用于实现存储器720中保存的焊线扩展卡测试程序时实现以下步骤:接收所有测试数据;其中测试数据中包含设备标识和设备性能数据;根据设备标识映射相应待测焊线扩展卡;根据设备性能数据分析相应待测焊线扩展卡的性能。
89.本发明将各种设计类型的焊线扩展板兼容起来,所有测试数据通过测试终端进行收集分析,实现一次测试多种和多个焊线扩展卡的目的,提高测试效率,降低测试成本。
90.该测试终端700包括处理器710、存储器720及通信单元730。这些组件通过一条或多条总线进行通信,本领域技术人员可以理解,图中示出的服务器的结构并不构成对本发明的限定,它既可以是总线形结构,也可以是星型结构,还可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
91.其中,该存储器720可以用于存储处理器710的执行指令,存储器720可以由任何类型的易失性或非易失性存储终端或者它们的组合实现,如静态随机存取存储器(sram),电可擦除可编程只读存储器(eeprom),可擦除可编程只读存储器(eprom),可编程只读存储器(prom),只读存储器(rom),磁存储器,快闪存储器,磁盘或光盘。当存储器720中的执行指令由处理器710执行时,使得测试终端700能够执行以下上述方法实施例中的部分或全部步骤。
92.处理器710为存储终端的控制中心,利用各种接口和线路连接整个电子终端的各个部分,通过运行或执行存储在存储器720内的软件程序和/或模块,以及调用存储在存储器内的数据,以执行电子终端的各种功能和/或处理数据。所述处理器可以由集成电路(integrated circuit,简称ic) 组成,例如可以由单颗封装的ic 所组成,也可以由连接多颗相同功能或不同功能的封装ic而组成。举例来说,处理器710可以仅包括中央处理器(central processing unit,简称cpu)。在本发明实施方式中,cpu可以是单运算核心,也可以包括多运算核心。
93.通信单元730,用于建立通信信道,从而使所述存储终端可以与其它终端进行通信。接收其他终端发送的用户数据或者向其他终端发送用户数据。
94.本发明还提供一种计算机存储介质,这里所说的存储介质可为磁碟、光盘、只读存储记忆体(英文:read-only memory,简称:rom)或随机存储记忆体(英文:random access memory,简称:ram)等。
95.计算机存储介质存储有焊线扩展卡测试程序,所述焊线扩展卡测试程序被处理器执行时实现以下步骤:接收所有测试数据;其中测试数据中包含设备标识和设备性能数据;根据设备标识映射相应待测焊线扩展卡;根据设备性能数据分析相应待测焊线扩展卡的性能。
96.本发明将各种设计类型的焊线扩展板兼容起来,所有测试数据通过测试终端进行收集分析,实现一次测试多种和多个焊线扩展卡的目的,提高测试效率,降低测试成本。本领域的技术人员可以清楚地了解到本发明实施例中的技术可借助软件加必需的通用硬件平台的方式来实现。基于这样的理解,本发明实施例中的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在
一个存储介质中如u盘、移动硬盘、只读存储器(rom,read-only memory)、随机存取存储器(ram,random access memory)、磁碟或者光盘等各种可以存储程序代码的介质,包括若干指令用以使得一台计算机终端(可以是个人计算机,服务器,或者第二终端、网络终端等)执行本发明各个实施例所述方法的全部或部分步骤。
97.在本发明所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
98.所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
99.另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
100.以上公开的仅为本发明的优选实施方式,但本发明并非局限于此,任何本领域的技术人员能思之的没有创造性的变化,以及在不脱离本发明原理前提下所作的若干改进和润饰,都应落在本发明的保护范围内。
技术特征:
1.一种焊线扩展卡测试装置,其特征在于,包括主信号中继板和线缆治具板;线缆治具板一端与主线缆治具板连接,另一端设置有至少一种类型的扩展卡连接器,每种类型的扩展卡连接器各包含至少一个扩展卡连接器;扩展卡连接器用于与待测焊线扩展卡连接,待测焊线扩展卡与pcie设备连接;pcie设备的测试数据经待测焊线扩展卡传输至主线缆治具板,主线缆治具板将所接收测试数据进行调理后传输至测试终端。2.根据权利要求1所述的焊线扩展卡测试装置,其特征在于,线缆治具板上设置至少一个治具板连接器,每个扩展卡连接器连接到一个治具板连接器;主信号中继板上设置有至少一个主中继板连接器,主中继板连接器与线缆治具板上的治具板连接器数量相同,且一一对应;治具板连接器与相应主中继板连接器连接。3.根据权利要求2所述的焊线扩展卡测试装置,其特征在于,主信号中继板上还设置有系统单晶片、上位通信接口、主pcie接口和时钟发生器;上位通信接口、主pcie接口分别与系统单晶片连接,主pcie接口分别与时钟发生器、各个主中继板连接器连接;主信号中继板通过上位通信接口与测试终端连接。4.根据权利要求3所述的焊线扩展卡测试装置,其特征在于,该装置还包括设置在线缆治具板、主信号中继板之间的主码间干扰补偿板,主码间干扰补偿板用于消除码间干扰;主码间干扰补偿板一端设置有第一主补偿板连接器和第二主补偿板连接器,第一主补偿板连接器和第二主补偿板连接器的数量相同,且一一对应,第一主补偿板连接器与相应第二主补偿板连接器连接;第一主补偿板连接器与主信号中继板的主中继板连接器数量相同,且一一对应,第一主补偿连接器与相应主中继板连接器连接;第二主补偿板连接器与相应线缆治具板的治具板连接器连接。5.根据权利要求3或4所述的焊线扩展卡测试装置,其特征在于,该装置还包括至少一个级联信号中继板,级联信号中继板一端与线缆治具板连接,另一端与主信号中继板连接,线缆治具板所接收测试数据传输至相应级联信号中继板,级联信号中继板将测试数据经主信号中继板传输至测试终端。6.根据权利要求5所述的焊线扩展卡测试装置,其特征在于,级联信号中继板上设置有级联中继板连接器、级联pcie接口和第二级联通信接口;级联中继板连接器的数量与线缆治具板上的治具板连接器数量相同,且一一对应;级联中继板连接器与相应的治具板连接器连接,同时级联信号中继板上各个级联中继板连接器与级联pcie接口连接,级联pcie接口与第二级联通信接口连接;主信号中继板上还设置有与系统单晶片连接的第一级联通信接口,第一级联通信接口与第二级联通信接口连接;同时主信号中继板上的时钟发生器与级联pcie接口连接。7.根据权利要求6所述的焊线扩展卡测试装置,其特征在于,该装置还包括级联码间干扰补偿板,级联码间干扰补偿板与级联信号中继板的数量相同,且一一对应,级联码间干扰补偿板设置在相应线缆治具板、级联信号中继板之间,用于消除码间干扰;级联码间干扰补偿板一端设置有第一级联补偿板连接器和第二级联补偿板连接器,第一级联补偿板连接器和第二级联补偿板连接器的数量相同,且一一对应,第一级联补偿板连接器与相应第二级联补偿板连接器连接;
第一级联补偿板连接器与级联信号中继板的级联中继板连接器数量相同,且一一对应,第一级联补偿连接器与相应级联中继板连接器连接;第二级联补偿板连接器与相应线缆治具板的治具板连接器连接。8.根据权利要求7所述的焊线扩展卡测试装置,其特征在于,该装置还包括电源板,主信号中继板上设置有主电源接口,级联信号中继板上设置有级联电源接口,电源板分别与主电源接口、级联电源接口连接。9.根据权利要求8所述的焊线扩展卡测试装置,其特征在于,上位通信接口为通用串行总线接口。10.一种焊线扩展卡测试方法,其特征在于,由测试终端执行,包括以下步骤:接收所有测试数据;其中测试数据中包含设备标识和设备性能数据;根据设备标识映射相应待测焊线扩展卡;根据设备性能数据分析相应待测焊线扩展卡的性能。
技术总结
本发明涉及扩展卡测试领域,具体公开一种焊线扩展卡测试装置及方法,包括主信号中继板和线缆治具板;线缆治具板一端与主线缆治具板连接,另一端设置有至少一种类型的扩展卡连接器,每种类型的扩展卡连接器各包含至少一个扩展卡连接器;扩展卡连接器用于与待测焊线扩展卡连接,待测焊线扩展卡与PCIE设备连接;PCIE设备的测试数据经待测焊线扩展卡传输至主线缆治具板,主线缆治具板将所接收测试数据进行调理后传输至测试终端。本发明将各种设计类型的焊线扩展板兼容起来,所有测试数据通过测试终端进行收集分析,实现一次测试多种和多个焊线扩展卡的目的,提高测试效率,降低测试成本。降低测试成本。降低测试成本。
技术研发人员:崔守啟 宿传睿
受保护的技术使用者:苏州浪潮智能科技有限公司
技术研发日:2023.05.11
技术公布日:2023/9/5
版权声明
本文仅代表作者观点,不代表航家之家立场。
本文系作者授权航家号发表,未经原创作者书面授权,任何单位或个人不得引用、复制、转载、摘编、链接或以其他任何方式复制发表。任何单位或个人在获得书面授权使用航空之家内容时,须注明作者及来源 “航空之家”。如非法使用航空之家的部分或全部内容的,航空之家将依法追究其法律责任。(航空之家官方QQ:2926969996)
航空之家 https://www.aerohome.com.cn/
飞机超市 https://mall.aerohome.com.cn/
航空资讯 https://news.aerohome.com.cn/