一种像素驱动电路、显示装置及驱动方法与流程

未命名 09-22 阅读:85 评论:0


1.本公开涉及显示技术领域,提供了一种像素驱动电路、显示装置及驱动方法。


背景技术:

2.为了使显示装置正常显示画面,需要为每个像素单元配置相关的像素驱动电路,即由驱动晶体管来驱动发光器件进行发光。为了使发光器件在不同帧图像之间的显示效果更好,需要在一帧图像显示完成后对驱动晶体管的各极进行复位,以便在下一帧图像的显示过程中不受上一帧图像的影响。


技术实现要素:

3.本公开实施例提供一种像素驱动电路、显示装置及驱动方法,用以简化驱动晶体管的复位过程,提升画面的显示效果。
4.本公开提供的具体技术方案如下:
5.第一方面,本公开实施例提供了一种像素驱动电路,包括:驱动晶体管、发光器件、第一复位控制子电路、数据写入子电路、发光控制子电路;
6.驱动晶体管的栅极与第一节点耦接,驱动晶体管的第一极与第二节点耦接,驱动晶体管的第二极与第三节点耦接,被配置为根据数据电压产生驱动电流;
7.第一复位控制子电路与第二节点和第四节点耦接,被配置为将第二节点和第四节点的电位进行复位;
8.数据写入子电路与第二节点耦接,被配置为响应于第一扫描信号端的信号,将数据信号端的数据电压输入第一节点;
9.发光控制子电路通过驱动晶体管与发光器件耦接,发光控制子电路被配置为将驱动晶体管产生的驱动电流提供给发光器件。
10.可选地,第一复位控制子电路包括:第一开关晶体管和第二开关晶体管,其中,第一开关晶体管和第二开关晶体管的极性不同;
11.第一开关晶体管的控制端与第二扫描信号端耦接,第一开关晶体管的第一端与第四节点耦接,第一开关晶体管的第二端与第二节点耦接;
12.第二开关晶体管的控制端与使能信号端耦接,第二开关晶体管的第一端与第二初始化信号端耦接,第二开关晶体管的第二端与第四节点耦接。
13.可选地,第一复位控制子电路包括:第一开关晶体管和第二开关晶体管,其中,第一开关晶体管和第二开关晶体管的极性相同;
14.第一开关晶体管的控制端与第四扫描信号端耦接,第一开关晶体管的第一端与第四节点耦接,第一开关晶体管的第二端与第二节点耦接;
15.第二开关晶体管的控制端与第三扫描信号端耦接,第二开关晶体管的第一端与第二初始化信号端耦接,第二开关晶体管的第二端与第四节点耦接。
16.可选地,第一复位控制子电路包括:第一开关晶体管、第二开关晶体管和第三开关
晶体管,其中,第一开关晶体管和第二开关晶体管的极性不同,第三开关晶体管和第二开关晶体管的极性相同;
17.第一开关晶体管的控制端与第二扫描信号端耦接,第一开关晶体管的第一端与第三开关晶体管耦接,第一开关晶体管的第二端与第二节点耦接;
18.第二开关晶体管的控制端与使能信号端耦接,第二开关晶体管的第一端与第二初始化信号端耦接,第二开关晶体管的第二端与第四节点耦接;
19.第三开关晶体管的控制端与第四扫描信号端耦接,第三开关晶体管的第一端与第一开关晶体管的第一端耦接,第三开关晶体管的第二端与第四节点耦接。
20.可选地,还包括:第二复位控制子电路;
21.第二复位控制子电路,与第一节点和第三节点耦接,被配置为将第一节点和第三节点进行复位。
22.可选地,第二复位控制子电路包括:第四开关晶体管和第五开关晶体管,其中,第四开关晶体管和第五开关晶体管的极性不同;
23.第四开关晶体管的控制端与第二扫描信号端耦接,第四开关晶体管的第一端与第一初始化信号端耦接,第四开关晶体管的第二端与第五开关晶体管的第一端耦接;
24.第五开关晶体管的控制端与第三扫描信号端耦接,第五开关晶体管的第二端与第一节点耦接。
25.可选地,第二复位控制子电路包括:第五开关晶体管;
26.第五开关晶体管的控制端与第三扫描信号端耦接,第五开关晶体管的第一端与第三节点耦接,第五开关晶体管的第二端与第一节点耦接。
27.可选地,数据写入子电路包括:第六开关晶体管;
28.第六开关晶体管的控制端与第一扫描信号端耦接,第六开关晶体管的第一端与数据信号端耦接,第六开关晶体管的第二端与第二节点耦接。
29.可选地,发光控制子电路包括:第七开关晶体管;
30.第七开关晶体管的控制端与使能信号端耦接,第七开关晶体管的第一端与第四节点耦接,第七开关晶体管的第二端与第三节点耦接。
31.可选地,还包括:第八开关晶体管;
32.第八开关晶体管的控制端与使能信号端耦接,第八开关晶体管的第一端与第二节点耦接,第八开关晶体管的第二端与第一电源端耦接。
33.可选地,还包括:第一电容;
34.第一电容的第一端与第一节点耦接,第一电容的第二端与第一电源端耦接。
35.可选地,发光控制子电路包括:第七开关晶体管;
36.第七开关晶体管为双栅型晶体管,第七开关晶体管的第一栅极与第二扫描信号端耦接,第七开关晶体管的第二栅极与使能信号端耦接。
37.第二方面,本公开实施例还提供了一种显示装置,包括上述任一项的像素驱动电路。
38.第三方面,本公开实施例还提供了一种移位寄存器的驱动方法,包括:
39.第一复位控制子电路将与驱动晶体管耦接的第二节点的电位进行复位;
40.数据写入子电路响应于第一扫描信号端的信号,将数据信号端的数据电压输入与
驱动晶体管耦接的第一节点;
41.驱动晶体管根据数据电压产生驱动电流;
42.发光控制子电路将驱动晶体管产生的驱动电流提供给发光器件。
43.本公开有益效果如下:
44.综上所述,本公开实施例中提供了一种像素驱动电路、显示装置及驱动方法,该像素驱动电路包括:驱动晶体管、发光器件、第一复位控制子电路、数据写入子电路、发光控制子电路,驱动晶体管的栅极与第一节点耦接,驱动晶体管的第一极与第二节点耦接,驱动晶体管的第二极与第三节点耦接,被配置为根据数据电压产生驱动电流,第一复位控制子电路与第二节点和第四节点耦接,被配置为将第二节点和第四节点的电位进行复位,数据写入子电路与第二节点耦接,被配置为响应于第一扫描信号端的信号,将数据信号端的数据电压输入第一节点,发光控制子电路通过驱动晶体管与发光器件耦接,发光控制子电路被配置为将驱动晶体管产生的驱动电流提供给发光器件,在上述方案中无需额外设置复位端口即可实现第二节点的复位,从而简化了对驱动晶体管的复位过程。
45.本公开的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本公开而了解。本公开的目的和其他优点可通过在所写的说明书、权利要求书、以及附图中所特别指出的结构来实现和获得。
附图说明
46.此处所说明的附图用来提供对本公开的进一步理解,构成本公开的一部分,本公开的示意性实施例及其说明用于解释本公开,并不构成对本公开的不当限定。在附图中:
47.图1为相关技术中的一种像素驱动电路的示意图;
48.图2为相关技术中的另一种像素驱动电路的示意图;
49.图3为本公开实施例中一种像素驱动电路的连接示意图;
50.图4为本公开实施例中第一种像素驱动电路的电路图;
51.图5为本公开实施例中第二种像素驱动电路的电路图;
52.图6为本公开实施例中第三种像素驱动电路的电路图;
53.图7为本公开实施例中第四种像素驱动电路的电路图;
54.图8为本公开实施例中第一种像素驱动电路的第一工作示意图;
55.图9为本公开实施例中第一种像素驱动电路的第一时序示意图;
56.图10为本公开实施例中第一种像素驱动电路的第二工作示意图;
57.图11为本公开实施例中第一种像素驱动电路的第二时序示意图;
58.图12为本公开实施例中第一种像素驱动电路的第三工作示意图;
59.图13为本公开实施例中第一种像素驱动电路的第三时序示意图;
60.图14为本公开实施例中第二种像素驱动电路的时序示意图;
61.图15为本公开实施例中第三种像素驱动电路的时序示意图;
62.图16为本公开实施例中第四种像素驱动电路的时序示意图。
具体实施方式
63.为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例
中的附图,对本公开的技术方案进行清楚、完整地描述,显然,所描述的实施例是本公开技术方案的一部分实施例,而不是全部的实施例。基于本公开文件中记载的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本公开技术方案保护的范围。
64.本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够使用除了在这里图示或描述的那些以外的顺序实施。
65.相关技术中,像素电路中的驱动晶体管的n2节点的复位常常通过外接新的复位端口来实现复位,参阅图1所示,驱动晶体管的n2节点的复位需要新增m8管,该m8管新增相连接的外部的复位端口vinit3。或者,参阅图2所示,驱动晶体管的n2节点的复位需要新增相连接的外部的m9管,该m9管新增相连接的外部的复位端口vref。综上,目前的驱动晶体管的n2节点的复位的走线和外部接口比较复杂。
66.下面结合附图对本公开优选的实施方式进行详细说明。
67.参阅图3所示,本技术实施例中提出的一种像素驱动电路,包括:驱动晶体管dt、发光器件oled、第一复位控制子电路10、数据写入子电路20、发光控制子电路30。
68.需要进行说明的是,本技术实施例提出的一种像素驱动电路一般驱动的是有机发光二极管(organic light emitting diode,oled),即上述发光器件通常为oled。在一些应用场景中,发光器件还可以是量子点发光二极管(quantum dot light emitting diodes,qled)、微型发光二极管(micro light emitting diode,micro led)、迷你发光二极管(mini light emitting diode,mini led)等具有自发光、低能耗等优点的发光器件。
69.参阅图4所示,上述驱动晶体管dt的栅极与第一节点n1耦接,驱动晶体管dt的第一极与第二节点n2耦接,驱动晶体管dt的第二极与第三节点n3耦接,被配置为根据数据电压产生驱动电流。
70.上述第一复位控制子电路与第二节点n2和第四节点n4耦接,被配置为将第二节点n2和第四节点n4的电位进行复位。
71.上述数据写入子电路与第二节点n2耦接,被配置为响应于第一扫描信号端gate_p(n)的信号,将数据信号端的数据电压输入第一节点n1。
72.上述发光控制子电路通过驱动晶体管dt与发光器件oled耦接,发光控制子电路被配置为将驱动晶体管dt产生的驱动电流提供给发光器件oled。
73.实施过程中,在驱动晶体管dt进行本帧画面的显示之前,即驱动晶体管dt产生使发光器件oled发光的驱动电流之前,需要先对驱动晶体管dt的相关节点(尤其是上述第二节点n2)进行复位,本技术实施例中通过第一复位控制子电路同时对第二节点n2和第四节点n4的电位进行复位,之后,在数据写入子电路响应到第一扫描信号端gate_p(n)的信号后,将数据信号端的数据电压输入到第一节点n1,这样,驱动晶体管dt就能根据数据电压产生驱动电流,进而在发光控制子电路的控制下将上述驱动电流提供给发光器件oled,实现发光器件oled的发光。
74.参阅图4所示,在一种实施例中,第一复位控制子电路包括:第一开关晶体管t1和第二开关晶体管t2,其中,第一开关晶体管t1和第二开关晶体管t2的极性不同。
75.需要说明的是,本技术实施例中,第一开关晶体管t1和第二开关晶体管t2的极性不同,参阅图4所示,第一开关晶体管t1为p型晶体管,第二开关晶体管t2为n型晶体管。
76.第一开关晶体管t1与图4中的其他器件的连接关系为:第一开关晶体管t1的控制端与第二扫描信号端gate_p(n-1)耦接,第一开关晶体管t1的第一端与第四节点n4耦接,第一开关晶体管t1的第二端与第二节点n2耦接。
77.实施过程中,当第二扫描信号端gate_p(n-1)的信号为低电位时,第一开关晶体管t1导通,与第一开关晶体管t1相连的第四节点n4和第二节点n2电位相等。
78.第二开关晶体管t2与图4中的其他器件的连接关系为:第二开关晶体管t2的控制端与使能信号端em(n)耦接,第二开关晶体管t2的第一端与第二初始化信号端vinit2耦接,第二开关晶体管t2的第二端与第四节点n4耦接。
79.实施过程中,当使能信号端em(n)的信号为高电位时,第二开关晶体管t2导通,第二初始化信号端vinit2的信号提供给第四节点n4。同时,第二初始化信号端vinit2的信号经第四节点n4和导通的第一开关晶体管t1提供给第二节点n2。
80.参阅图5所示,在另一种实施例中,第一复位控制子电路包括:第一开关晶体管t1和第二开关晶体管t2,其中,第一开关晶体管t1和第二开关晶体管t2的极性相同。
81.需要说明的是,本技术实施例中,第一开关晶体管t1和第二开关晶体管t2的极性相同,参阅图5所示,第一开关晶体管t1为n型晶体管,第二开关晶体管t2也为n型晶体管。
82.第一开关晶体管t1与图5中的其他器件的连接关系为:第一开关晶体管t1的控制端与第四扫描信号端gate(n2)耦接,第一开关晶体管t1的第一端与第四节点n4耦接,第一开关晶体管t1的第二端与第二节点n2耦接。
83.实施过程中,第四扫描信号端gate(n2)的信号为高电位时,第一开关晶体管t1导通,第四节点n4与第二节点n2电位相等。
84.第二开关晶体管t2与图5中的其他器件的连接关系为:第二开关晶体管t2的控制端与第三扫描信号端gate(n)耦接,第二开关晶体管t2的第一端与第二初始化信号端vinit2耦接,第二开关晶体管t2的第二端与第四节点n4耦接。
85.实施过程中,第三扫描信号端gate(n)的信号为高电位时,第二开关晶体管t2导通,第二初始化信号端vinit2的信号经导通的第二开关晶体管t2和第一开关晶体管t1后,使第四节点n4与第二节点n2同时进行复位。
86.参阅图6所示,在另一种实施例中,第一复位控制子电路包括:第一开关晶体管t1、第二开关晶体管t2和第三开关晶体管t3,其中,第一开关晶体管t1和第二开关晶体管t2的极性不同,第三开关晶体管t3和第二开关晶体管t2的极性相同。
87.需要说明的是,参阅图6所示,本技术实施例中,第一开关晶体管t1和第二开关晶体管t2的极性不同,第三开关晶体管t3和第二开关晶体管t2的极性相同,即第一开关晶体管t1为p型的,第三开关晶体管t3和第二开关晶体管t2的极性都为n型。
88.第二开关晶体管t2与图6中的其他器件的连接关系为:第一开关晶体管t1的控制端与第二扫描信号端gate_p(n-1)耦接,第一开关晶体管t1的第一端与第三开关晶体管t3耦接,第一开关晶体管t1的第二端与第二节点n2耦接。
89.实施过程中,第二扫描信号端gate_p(n-1)的信号为低电位时,第一开关晶体管t1导通,第二节点n2与第三开关晶体管t3连通。
90.第二开关晶体管t2与图6中的其他器件的连接关系为:第二开关晶体管t2的控制端与使能信号端em(n)耦接,第二开关晶体管t2的第一端与第二初始化信号端vinit耦接,第二开关晶体管t2的第二端与第四节点n4耦接。
91.实施过程中,使能信号端em(n)的信号为高电位时第二开关晶体管t2导通,第二初始化信号端vinit的信号提供给第四节点n4。
92.第二开关晶体管t2与图6中的其他器件的连接关系为:第三开关晶体管t3的控制端与第四扫描信号端gate(n2)耦接,第三开关晶体管t3的第一端与第一开关晶体管t1的第一端耦接,第三开关晶体管t3的第二端与第四节点n4耦接。
93.实施过程中,第四扫描信号端gate(n2)的信号为高电位时,第三开关晶体管t3导通,第四节点n4经导通的第三开关晶体管t3和第一开关晶体管t1与第二节点n2的电位相同。
94.为了保证显示效果,除了对驱动晶体管dt的第二节点n2进行复位,参阅图3和图4所示,本技术实施例中的像素驱动电路还包括:第二复位控制子电路40。
95.第二复位控制子电路,与第一节点n1和第三节点n3耦接,被配置为将第一节点n1和第三节点n3进行复位。
96.实施过程中,上述第二复位控制子电路的设置使第一节点n1和第三节点n3同时进行复位。
97.参阅图4所示,在一种实施例中,第二复位控制子电路包括:第四开关晶体管t4和第五开关晶体管t5,其中,第四开关晶体管t4和第五开关晶体管t5的极性不同。
98.需要说明的是,参阅图4所示,本技术实施例中,第四开关晶体管t4和第五开关晶体管t5的极性不同,由图4可知,第四开关晶体管t4为p型,第五开关晶体管t5极性为n型。
99.第四开关晶体管t4与图4中的其他器件的连接关系为:第四开关晶体管t4的控制端与第二扫描信号端gate_p(n-1)耦接,第四开关晶体管t4的第一端与第一初始化信号端vinit1耦接,第四开关晶体管t4的第二端与第五开关晶体管t5的第一端耦接。
100.实施过程中,第二扫描信号端gate_p(n-1)的信号为低电位时,第四开关晶体管t4导通,第一初始化信号端vinit1的信号经导通的第四开关晶体管t4到达第三节点n3。
101.第五开关晶体管t5与图4中的其他器件的连接关系为:第五开关晶体管t5的控制端与第三扫描信号端gate(n)耦接,第五开关晶体管t5的第二端与第一节点n1耦接。
102.实施过程中,第三扫描信号端gate(n)的信号为高电位时,第五开关晶体管t5导通,第一初始化信号端的信号经导通的第四开关晶体管t4和第五开关晶体管t5提供给第一节点n1。
103.在另一种实施例中,参考图6或图7,第二复位控制子电路包括:第五开关晶体管t5。
104.第五开关晶体管t5的控制端与第三扫描信号端gate(n)耦接,第五开关晶体管t5的第一端与第三节点n3耦接,第五开关晶体管t5的第二端与第一节点n1耦接。
105.实施过程中,在去掉了第四开关晶体管t4后,第三扫描信号端gate(n)的信号为高电位时,第五开关晶体管t5导通,初始化信号端的信号经导通的第五开关晶体管t5提供给第一节点n1和第三节点n3。
106.在对驱动晶体管dt相关联的各个节点进行复位之后,通过数据写入子电路对驱动
晶体管dt进行数据电压的写入,参阅图4所示,数据写入子电路包括:第六开关晶体管t6。
107.第六开关晶体管t6与图4中的其他器件的连接关系为:第六开关晶体管t6的控制端与第一扫描信号端gate_p(n)耦接,第六开关晶体管t6的第一端与数据信号端耦接,第六开关晶体管t6的第二端与第二节点n2耦接。
108.实施过程中,第一扫描信号端gate_p(n)的信号为低电位时,第六开关晶体管t6导通,数据信号端的数据电压经导通的第六开关晶体管t6和驱动晶体管dt提供给驱动晶体管dt的栅极。
109.参阅图4所示,本技术实施例中的发光控制子电路包括:第七开关晶体管t7。
110.第七开关晶体管t7与图4中的其他器件的连接关系为:第七开关晶体管t7的控制端与使能信号端em(n)耦接,第七开关晶体管t7的第一端与第四节点n4耦接,第七开关晶体管t7的第二端与第三节点n3耦接。
111.实施过程中,当使能信号端em(n)为低电位时,第七开关晶体管t7导通,并由导通的第七开关晶体管t7将驱动电流提供给发光器件oled。
112.此外,参阅图4所示,为了使发光器件oled正常发光,本技术实施例中的像素驱动电路还包括:第八开关晶体管t8。
113.第八开关晶体管t8与图4中的其他器件的连接关系为:第八开关晶体管t8的控制端与使能信号端em(n)耦接,第八开关晶体管t8的第一端与第二节点n2耦接,第八开关晶体管t8的第二端与第一电源端耦接。
114.实施过程中,使能信号端em(n)的信号为低电位时,第八开关晶体管t8导通,第一电源端的电信号经导通的第八开关晶体管t8到达驱动晶体管dt,以保证驱动晶体管dt的正常工作。
115.此外,为了使驱动晶体管dt的栅极能够有效存储上述数据电压,本技术实施例中还包括:第一电容cst。
116.第一电容cst的第一端与第一节点n1耦接,第一电容cst的第二端与第一电源端耦接。
117.实施过程中,在数据写入子电路将数据电压写入到驱动晶体管dt的栅极后,通过第一电容cst对上述数据电压进行存储,以保证在发光器件oled的发光阶段将上述数据电压提供给发光器件oled。
118.参阅图7所示,在另一种实施例中,发光控制子电路包括:第七开关晶体管t7。
119.第七开关晶体管t7与图7中的其他器件的连接关系为:第七开关晶体管t7为双栅型晶体管,第七开关晶体管t7的第一栅极与第二扫描信号端gate_p(n-1)耦接,第七开关晶体管t7的第二栅极与使能信号端em(n)耦接。
120.实施过程中,第七开关晶体管t7在第二扫描信号端gate_p(n-1)和使能信号端em(n)的控制下分时导通。
121.下面结合时序图讲述下像素驱动电路的主要工作过程。
122.时序t1阶段:使能信号端em(n)=1,第二扫描信号端gate_p(n-1)=0,第一扫描信号端gate_p(n)=1,第三扫描信号端gate(n)=1
123.参阅图8和图9所示,当使能信号端em(n)为高电位时,第二开关晶体管导通,第二初始化信号端vinit2经导通的第二开关晶体管使第四节点进行复位,第二扫描信号端
gate_p(n-1)的信号为低电位时,第一开关晶体管导通,第二初始化信号端vinit2经导通的第一开关晶体管使第二节点进行复位。
124.当第二扫描信号端gate_p(n-1)为低电位时,第四开关晶体管导通,第一初始化信号端vinit1经导通的第四开关晶体管使第三节点进行复位。第三扫描信号端gate(n)为高电位时,第五开关晶体管导通,第一初始化信号端vinit1经导通的第五开关晶体管使第一节点进行复位。
125.综上,上述时序t1阶段可以实现第一节点、第二节点、第三节点和第四节点四个节点同时复位,在简化电路结构的同时提高了复位效率。
126.时序t2阶段:使能信号端em(n)=1,第二扫描信号端gate_p(n-1)=1,第一扫描信号端gate_p(n)=0,第三扫描信号端gate(n)=1
127.参阅图10和图11所示,第一扫描信号端gate_p(n)为低电位时,第六开关晶体管导通,数据信号端的数据电压经导通的第六开关晶体管到达第二节点,由于,第一节点在上述时序t1阶段进行了复位,驱动晶体管导通,第三扫描信号端gate(n)为高电位时,第五开关晶体管导通,数据电压再经过导通的驱动晶体管和第五开关晶体管到达第一节点,即驱动晶体管的栅极。
128.时序t3阶段:使能信号端em(n)=0,第二扫描信号端gate_p(n-1)=1,第一扫描信号端gate_p(n)=1,第三扫描信号端gate(n)=0
129.参阅图12和图13所示,使能信号端em(n)为低电位时,第七开关晶体管和第八开关晶体管导通,第一电源端的信号经导通的第八晶体管提供给驱动晶体管,使驱动晶体管栅极的驱动电流经导通的第七晶体管提供给发光器件oled,以使发光器件发光。
130.此外,本技术实施例还提供了与图5的电路相对应的时序即图14。下面结合图14介绍下图5所示电路的工作过程。
131.时序t1阶段:使能信号端em(n)=1,第二扫描信号端gate_p(n-1)=0,第一扫描信号端gate_p(n)=1,第三扫描信号端gate(n1)=1,第四扫描信号端gate(n2)=1
132.参阅图5和图14所示,当第二扫描信号端gate_p(n-1)的信号为低电位时,第四开关晶体管导通,第一初始化信号端vinit1经导通的第四开关晶体管使第三节点进行复位。
133.当第三扫描信号端gate(n1)为高电位时,第二开关晶体管和第五开关晶体管导通,第二初始化信号端vinit2经导通的第四开关晶体管使第四节点进行复位。第四扫描信号端gate(n2)为高电位时,第一开关晶体管导通,第一初始化信号端vinit1经由第四节点和导通的第一开关晶体管使第二节点进行复位。
134.第一初始化信号端vinit1在经过第三节点和导通的第五开关晶体管后使第一节点进行复位。
135.综上,上述时序t1阶段可以实现第一节点、第二节点、第三节点和第四节点四个节点同时复位,在简化电路结构的同时提高了复位效率。
136.时序t2阶段:使能信号端em(n)=1,第二扫描信号端gate_p(n-1)=1,第一扫描信号端gate_p(n)=0,第三扫描信号端gate(n1)=1,第四扫描信号端gate(n2)=0
137.参阅图5和图14所示,第一扫描信号端gate_p(n)为低电位时,第六开关晶体管导通,数据信号端的数据电压经导通的第六开关晶体管到达第二节点,由于,第一节点在上述时序t1阶段进行了复位,驱动晶体管导通,第三扫描信号端gate(n)为高电位时,第五开关
晶体管导通,数据电压再经过导通的驱动晶体管和第五开关晶体管到达第一节点,即驱动晶体管的栅极。
138.时序t3阶段:使能信号端em(n)=0,第二扫描信号端gate_p(n-1)=1,第一扫描信号端gate_p(n)=1,第三扫描信号端gate(n1)=0,第四扫描信号端gate(n2)=0
139.参阅图5和图14所示,使能信号端em(n)为低电位时,第七开关晶体管和第八开关晶体管导通,第一电源端的信号经导通的第八晶体管提供给驱动晶体管,使驱动晶体管栅极的驱动电流经导通的第七晶体管提供给发光器件oled,以使发光器件发光。
140.此外,本技术实施例还提供了与图6的电路相对应的时序即图15。下面结合图15介绍下图6所示电路的工作过程。
141.时序t1阶段:使能信号端em(n)=1,第二扫描信号端gate_p(n-1)=0,第一扫描信号端gate_p(n)=1,第三扫描信号端gate(n)=1,第三扫描信号端gate(n1)=1,第四扫描信号端gate(n2)=1
142.参阅图6和图15所示,当使能信号端em(n)为高电位时,第二开关晶体管导通,第二初始化信号端vinit经导通的第二开关晶体管使第四节点进行复位,第二扫描信号端gate_p(n-1)的信号为低电位时,第一开关晶体管导通,第四扫描信号端gate(n2)为高电位时,第三开关晶体管导通,第二初始化信号端vinit经导通的第三开关晶体管和第一开关晶体管使第二节点进行复位。
143.当第三扫描信号端gate(n)为高电位时,第五开关晶体管导通,第一初始化信号端vinit经导通的第三开关晶体管使第三节点进行复位。第一初始化信号端vinit经导通的第三开关晶体管和导通的第五开关晶体管使第一节点进行复位。
144.综上,第一初始化信号端和第二初始化信号端可以为同一信号端,本技术实施例利用同一初始化信号对不同节点进行复位。
145.上述时序t1阶段可以利用一个初始化信号端实现第一节点、第二节点、第三节点和第四节点四个节点同时复位,在简化电路结构的同时提高了复位效率。
146.时序t2阶段:使能信号端em(n)=1,第二扫描信号端gate_p(n-1)=1,第一扫描信号端gate_p(n)=0,第三扫描信号端gate(n1)=1,第四扫描信号端gate(n2)=0
147.参阅图6和图15所示,第一扫描信号端gate_p(n)为低电位时,第六开关晶体管导通,数据信号端的数据电压经导通的第六开关晶体管到达第二节点,由于,第一节点在上述时序t1阶段进行了复位,驱动晶体管导通,第三扫描信号端gate(n)为高电位时,第五开关晶体管导通,数据电压再经过导通的驱动晶体管和第五开关晶体管到达第一节点,即驱动晶体管的栅极。
148.时序t3阶段:使能信号端em(n)=0,第二扫描信号端gate_p(n-1)=1,第一扫描信号端gate_p(n)=1,第三扫描信号端gate(n1)=0,第四扫描信号端gate(n2)=0
149.参阅图6和图15所示,使能信号端em(n)为低电位时,第七开关晶体管和第八开关晶体管导通,第一电源端的信号经导通的第八晶体管提供给驱动晶体管,使驱动晶体管栅极的驱动电流经导通的第七晶体管提供给发光器件oled,以使发光器件发光。
150.此外,本技术实施例还提供了与图7的电路相对应的时序即图16。下面结合图16介绍下图7所示电路的工作过程。
151.时序t1阶段:使能信号端em1(n)=em2(n)=1,第二扫描信号端gate_p(n-1)=0,
第一扫描信号端gate_p(n)=1,第三扫描信号端gate(n)=1
152.参阅图7和图16所示,当使能信号端em1(n)为高电位时,第二开关晶体管导通,第二初始化信号端vinit经导通的第二开关晶体管使第四节点进行复位,第二扫描信号端gate_p(n-1)的信号为低电位时,第一开关晶体管导通,第二初始化信号端vinit经导通的第一开关晶体管使第二节点进行复位。
153.当第二扫描信号端gate_p(n-1)为低电位时,第七开关晶体管导通,第一初始化信号端vinit经导通的第二开关晶体管和第七开关晶体管使第三节点进行复位。第三扫描信号端gate(n)为高电位时,第五开关晶体管导通,第一初始化信号端vinit由第三节点和导通的第五开关晶体管使第一节点进行复位。
154.综上,第一初始化信号端和第二初始化信号端可以为同一信号端,本技术实施例可以利用同一初始化信号对不同节点进行复位。
155.上述时序t1阶段可以利用一个初始化信号端实现第一节点、第二节点、第三节点和第四节点四个节点同时复位,在简化电路结构的同时提高了复位效率。
156.时序t2阶段:使能信号端em1(n)=em2(n)=1,第二扫描信号端gate_p(n-1)=1,第一扫描信号端gate_p(n)=0,第三扫描信号端gate(n)=1
157.参阅图7和图16所示,第一扫描信号端gate_p(n)为低电位时,第六开关晶体管导通,数据信号端的数据电压经导通的第六开关晶体管到达第二节点,由于,第一节点在上述时序t1阶段进行了复位,驱动晶体管导通,第三扫描信号端gate(n)为高电位时,第五开关晶体管导通,数据电压再经过导通的驱动晶体管和第五开关晶体管到达第一节点,即驱动晶体管的栅极。
158.时序t3阶段:使能信号端em1(n)=em2(n)=0,第二扫描信号端gate_p(n-1)=1,第一扫描信号端gate_p(n)=1,第三扫描信号端gate(n)=0
159.参阅图7和图16所示,使能信号端em1(n)为低电位时,第八开关晶体管导通,使能信号端em2(n)为低电位时,第七开关晶体管导通,第一电源端的信号经导通的第八晶体管提供给驱动晶体管,使驱动晶体管栅极的驱动电流经导通的第七晶体管提供给发光器件oled,以使发光器件发光。
160.基于同一发明构思,本公开实施例中提供了一种显示装置,包括上述任一项的像素驱动电路。
161.在本发明实施例中,显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
162.基于同一发明构思,本公开实施例中提供了一种像素驱动电路的驱动方法,包括:
163.第一复位控制子电路将与驱动晶体管耦接的第二节点的电位进行复位。
164.实施过程中,首先通过第一复位控制子电路中的第一开关晶体管和第二开关晶体管对与驱动晶体管耦接的第二节点的电位进行复位。
165.数据写入子电路响应于第一扫描信号端的信号,将数据信号端的数据电压输入与驱动晶体管耦接的第一节点。
166.在对第二节点进行复位后,数据写入子电路在响应到第一扫描信号端的有效信号
时,将数据信号端的数据电压输入与驱动晶体管耦接的第一节点。
167.驱动晶体管根据数据电压产生驱动电流。
168.实施过程中,在将数据电压写入驱动晶体管的栅极后,驱动晶体管即根据上述数据电压产生用于提供给发光器件的驱动电流。
169.发光控制子电路将驱动晶体管产生的驱动电流提供给发光器件。
170.实施过程中,在生成驱动电流后,经由发光控制子电路将驱动晶体管产生的驱动电流提供给发光器件,以使发光器件发光。
171.综上所述,本公开实施例中,提供的一种像素驱动电路、显示装置及驱动方法,该像素驱动电路包括:驱动晶体管、发光器件、第一复位控制子电路、数据写入子电路、发光控制子电路,驱动晶体管的栅极与第一节点耦接,驱动晶体管的第一极与第二节点耦接,驱动晶体管的第二极与第三节点耦接,被配置为根据数据电压产生驱动电流,第一复位控制子电路与第二节点和第四节点耦接,被配置为将第二节点和第四节点的电位进行复位,数据写入子电路与第二节点耦接,被配置为响应于第一扫描信号端的信号,将数据信号端的数据电压输入第一节点,发光控制子电路通过驱动晶体管与发光器件耦接,发光控制子电路被配置为将驱动晶体管产生的驱动电流提供给发光器件,在上述方案中无需额外设置复位端口即可实现第二节点的复位,从而简化了对驱动晶体管的复位过程。
172.本领域内的技术人员应明白,本公开的实施例可提供为方法、系统、或计算机程序产品系统。因此,本公开可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本公开可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、cd-rom、光学存储器等)上实施的计算机程序产品系统的形式。
173.本公开是参照根据本公开的方法、设备(系统)、和计算机程序产品系统的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
174.这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
175.这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
176.显然,本领域的技术人员可以对本公开进行各种改动和变型而不脱离本公开的精神和范围。这样,倘若本公开的这些修改和变型属于本公开权利要求及其等同技术的范围之内,则本公开也意图包含这些改动和变型在内。

技术特征:
1.一种像素驱动电路,其中,包括:驱动晶体管、发光器件、第一复位控制子电路、数据写入子电路、发光控制子电路;所述驱动晶体管的栅极与第一节点耦接,所述驱动晶体管的第一极与第二节点耦接,所述驱动晶体管的第二极与第三节点耦接,被配置为根据数据电压产生驱动电流;所述第一复位控制子电路与第二节点和第四节点耦接,被配置为将第二节点和第四节点的电位进行复位;所述数据写入子电路与第二节点耦接,被配置为响应于第一扫描信号端的信号,将数据信号端的数据电压输入第一节点;所述发光控制子电路通过所述驱动晶体管与所述发光器件耦接,所述发光控制子电路被配置为将所述驱动晶体管产生的驱动电流提供给所述发光器件。2.如权利要求1的电路,其中,所述第一复位控制子电路包括:第一开关晶体管和第二开关晶体管,其中,所述第一开关晶体管和所述第二开关晶体管的极性不同;所述第一开关晶体管的控制端与所述第二扫描信号端耦接,所述第一开关晶体管的第一端与第四节点耦接,所述第一开关晶体管的第二端与第二节点耦接;所述第二开关晶体管的控制端与使能信号端耦接,所述第二开关晶体管的第一端与第二初始化信号端耦接,所述第二开关晶体管的第二端与第四节点耦接。3.如权利要求1的电路,其中,所述第一复位控制子电路包括:第一开关晶体管和第二开关晶体管,其中,所述第一开关晶体管和所述第二开关晶体管的极性相同;所述第一开关晶体管的控制端与第四扫描信号端耦接,所述第一开关晶体管的第一端与第四节点耦接,所述第一开关晶体管的第二端与第二节点耦接;所述第二开关晶体管的控制端与第三扫描信号端耦接,所述第二开关晶体管的第一端与所述第二初始化信号端耦接,第二开关晶体管的第二端与第四节点耦接。4.如权利要求1的电路,其中,所述第一复位控制子电路包括:第一开关晶体管、第二开关晶体管和第三开关晶体管,其中,所述第一开关晶体管和所述第二开关晶体管的极性不同,所述第三开关晶体管和所述第二开关晶体管的极性相同;所述第一开关晶体管的控制端与第二扫描信号端耦接,所述第一开关晶体管的第一端与第三开关晶体管耦接,所述第一开关晶体管的第二端与第二节点耦接;所述第二开关晶体管的控制端与使能信号端耦接,所述第二开关晶体管的第一端与第二初始化信号端耦接,所述第二开关晶体管的第二端与第四节点耦接;所述第三开关晶体管的控制端与第四扫描信号端耦接,所述第三开关晶体管的第一端与第一开关晶体管的第一端耦接,所述第三开关晶体管的第二端与第四节点耦接。5.如权利要求1的电路,其中,还包括:第二复位控制子电路;所述第二复位控制子电路,与第一节点和第三节点耦接,被配置为将第一节点和第三节点进行复位。6.如权利要求5的电路,其中,所述第二复位控制子电路包括:第四开关晶体管和第五开关晶体管,其中,所述第四开关晶体管和所述第五开关晶体管的极性不同;所述第四开关晶体管的控制端与第二扫描信号端耦接,所述第四开关晶体管的第一端与第一初始化信号端耦接,所述第四开关晶体管的第二端与第五开关晶体管的第一端耦接;
所述第五开关晶体管的控制端与第三扫描信号端耦接,所述第五开关晶体管的第二端与第一节点耦接。7.如权利要求5的电路,其中,所述第二复位控制子电路包括:第五开关晶体管;所述第五开关晶体管的控制端与第三扫描信号端耦接,所述第五开关晶体管的第一端与第三节点耦接,所述第五开关晶体管的第二端与第一节点耦接。8.如权利要求1的电路,其中,所述数据写入子电路包括:第六开关晶体管;所述第六开关晶体管的控制端与第一扫描信号端耦接,所述第六开关晶体管的第一端与数据信号端耦接,所述第六开关晶体管的第二端与第二节点耦接。9.如权利要求1的电路,其中,所述发光控制子电路包括:第七开关晶体管;所述第七开关晶体管的控制端与使能信号端耦接,所述第七开关晶体管的第一端与第四节点耦接,所述第七开关晶体管的第二端与第三节点耦接。10.如权利要求1-6任一项的电路,其中,还包括:第八开关晶体管;所述第八开关晶体管的控制端与使能信号端耦接,所述第八开关晶体管的第一端与第二节点耦接,所述第八开关晶体管的第二端与第一电源端耦接。11.如权利要求1-10任一项的电路,其中,还包括:第一电容;所述第一电容的第一端与第一节点耦接,所述第一电容的第二端与第一电源端耦接。12.如权利要求1的电路,其中,所述发光控制子电路包括:第七开关晶体管;所述第七开关晶体管为双栅型晶体管,所述第七开关晶体管的第一栅极与第二扫描信号端耦接,所述第七开关晶体管的第二栅极与使能信号端耦接。13.一种显示装置,其中,包括如权利要求1-12任一项所述的像素驱动电路。14.一种如权利要求1-13任一项所述的像素驱动电路的驱动方法,其中,包括:第一复位控制子电路将与驱动晶体管耦接的第二节点的电位进行复位;数据写入子电路响应于第一扫描信号端的信号,将数据信号端的数据电压输入与所述驱动晶体管耦接的第一节点;所述驱动晶体管根据数据电压产生驱动电流;发光控制子电路将所述驱动晶体管产生的驱动电流提供给发光器件。

技术总结
本公开涉及显示技术领域,公开了一种像素驱动电路、显示装置及驱动方法,该像素驱动电路包括:驱动晶体管的栅极与第一节点耦接,驱动晶体管的第一极与第二节点耦接,驱动晶体管的第二极与第三节点耦接,被配置为根据数据电压产生驱动电流,第一复位控制子电路与第二节点和第四节点耦接,被配置为将第二节点和第四节点的电位进行复位,数据写入子电路与第二节点耦接,被配置为响应于第一扫描信号端的信号,将数据信号端的数据电压输入第一节点,发光控制子电路通过驱动晶体管与发光器件耦接,发光控制子电路被配置为将驱动晶体管产生的驱动电流提供给发光器件,该方案无需新增额外的复位端口即可实现第二节点的复位,简化了驱动晶体管的复位过程。动晶体管的复位过程。动晶体管的复位过程。


技术研发人员:朴宇成 赵永亮
受保护的技术使用者:成都京东方光电科技有限公司
技术研发日:2023.06.29
技术公布日:2023/9/20
版权声明

本文仅代表作者观点,不代表航家之家立场。
本文系作者授权航家号发表,未经原创作者书面授权,任何单位或个人不得引用、复制、转载、摘编、链接或以其他任何方式复制发表。任何单位或个人在获得书面授权使用航空之家内容时,须注明作者及来源 “航空之家”。如非法使用航空之家的部分或全部内容的,航空之家将依法追究其法律责任。(航空之家官方QQ:2926969996)

航空之家 https://www.aerohome.com.cn/

飞机超市 https://mall.aerohome.com.cn/

航空资讯 https://news.aerohome.com.cn/

分享:

扫一扫在手机阅读、分享本文

相关推荐