显示面板及其制备方法、驱动方法、显示装置与流程
未命名
10-08
阅读:72
评论:0

1.本公开涉及显示技术领域,特别涉及一种显示面板及其制备方法、驱动方法、显示装置。
背景技术:
2.随着显示技术的发展,诸如手机、电脑等显示产品的应用越来越广泛,用户在使用显示产品时,一方面希望可以共享显示信息给旁人,另一方面又希望在一些特殊场景下能有隐私性,避免显示信息被旁人偷窥。
3.相关技术中,基于用户的共享和防窥需求,提出一种实现共享和防窥切换的显示技术。示例的,目前常见的有:在显示屏的出光面一侧外挂防窥膜,当需要防窥时,使用防窥膜遮挡显示屏,达到防窥效果;当无需防窥时,取下防窥膜即可。或者,针对目前常见的液晶显示面板,额外增加液晶层,并借由液晶层中液晶分子的转向来限制显示屏的出光角度,达到防窥或是共享的目的。
4.但是,相关技术中的方式均仅能实现防窥和共享的切换,而无法灵活控制防窥视角,防窥灵活性较差。
技术实现要素:
5.提供了一种显示面板及其制备方法、驱动方法、显示装置,可以解决相关技术中无法灵活控制防窥视角,防窥灵活性较差的问题。所述技术方案如下:
6.一方面,提供了一种显示面板,所述显示面板包括:
7.衬底,具有多个像素分区,每个像素分区包括多个像素单元区,每个像素单元区包括第一像素单元区和第二像素单元区;
8.位于每个像素分区中,所述多个像素单元区内一一对应且颜色不同的多个第一子像素和多个第二子像素,且所述第一子像素位于所述第一像素单元区,所述第二子像素位于所述第二像素单元区,所述第一子像素和所述第二子像素均包括:沿远离所述衬底的方向依次层叠的像素电路层和发光单元层;
9.并且,所述显示面板还包括:位于所述发光单元层一侧且沿远离所述衬底的方向依次层叠的像素界定层、封装层和多层遮光层;所述像素界定层具有多个开口和围绕每个开口的像素界定部,所述多个第一子像素和所述多个第二子像素中任意相邻两个子像素的发光单元层位于所述开口内被所述像素界定层所界定;所述遮光层包括相互间隔的多个遮光部,且所述多个遮光部在所述衬底上的正投影与界定第一子像素的像素界定部在所述衬底上的正投影交叠;
10.以及,所述像素电路层用于形成像素电路,所述发光单元层用于形成发光元件,所述像素电路包括:驱动电路和开关电路,并且,一一对应的第一子像素和第二子像素中的像素电路包括不同的开关电路,共用同一个驱动电路;
11.其中,所述开关电路分别与开关控制端、所述驱动电路和所述发光元件耦接,并用
于基于所述开关控制端提供的开关控制信号,控制所述驱动电路与所述发光元件的通断,所述驱动电路用于生成驱动所述发光元件发光的驱动信号。
12.可选的,一一对应的第一子像素和第二子像素中,所述第一子像素包括的发光元件的面积小于所述第二子像素包括的发光元件的面积。
13.可选的,所述第一像素单元区包括被所述像素界定部界定的多个像素单元子区;
14.所述发光单元层包括沿远离所述衬底的方向依次层叠的阳极、发光层和阴极;并且,位于每个第一像素单元区内的第一子像素的阳极包括位于所述多个像素单元子区内且相互耦接的多个阳极部。
15.可选的,所述第一像素单元区中像素单元子区的形状与所述第二像素单元区的形状不同。
16.可选的,所述显示面板还包括:
17.位于所述多层遮光层中,每相邻两层遮光层之间的间隔层;
18.位于所述多层遮光层远离所述衬底一侧的第一涂层;
19.位于所述封装层与所述多层遮光层之间且沿远离所述衬底的方向依次层叠的触控层和第二涂层;
20.其中,所述触控层包括相互间隔的多个触控电极,每个触控电极包括沿远离所述衬底的方向依次层叠的层间界定层、第一电极层和第二电极层;
21.并且,每个触控电极在所述衬底上的正投影与所述像素界定层中,位于相邻两个像素单元区之间的部分在所述衬底上的正投影交叠。
22.可选的,所述显示面板包括:两层遮光层,且所述两层遮光层的间距大于5微米;
23.并且,所述遮光层包括:黑色矩阵层或黑色像素界定层。
24.可选的,所述显示面板还包括:位于至少一层遮光层中,每相邻两个遮光部之间的滤光部。
25.可选的,一一对应的第一子像素和第二子像素中,每个子像素的驱动电路还均分别与栅极信号端、数据信号端和驱动电源端耦接,并用于基于所述栅极信号端提供的栅极驱动信号、所述数据信号端提供的数据信号和所述驱动电源端提供的驱动电源信号生成所述驱动信号;每个子像素的开关电路均包括:第一开关晶体管;
26.其中,所述第一开关晶体管的栅极与所述开关控制端耦接,所述第一开关晶体管的第一极与所述驱动电路耦接,所述第一开关晶体管的第二极与所述发光元件耦接。
27.可选的,每个子像素的驱动电路包括:第一数据写入晶体管、第一驱动晶体管和第一存储电容;
28.其中,所述第一数据写入晶体管的栅极与所述栅极信号端耦接,所述第一数据写入晶体管的第一极与所述数据信号端耦接,所述第一数据写入晶体管的第二极与所述第一存储电容的第一端耦接;所述第一存储电容的第二端与所述驱动电源端耦接;所述第一驱动晶体管的栅极与所述第一存储电容的第一端耦接,所述第一驱动晶体管的第一极与所述驱动电源端耦接,所述第一驱动晶体管的第二极与所述第一开关晶体管的第一极耦接。
29.可选的,一一对应的第一子像素和第二子像素中,至少一个子像素的开关电路还分别与所述驱动电源端和所述驱动电路耦接,并还用于基于所述开关控制信号,控制所述驱动电源端与所述驱动电路的通断;至少一个子像素的开关电路还包括:第二开关晶体管;
30.其中,所述第二开关晶体管的栅极与所述开关控制端耦接,所述第二开关晶体管的第一极与所述驱动电源端耦接,所述第二开关晶体管的第二极与所述驱动电路耦接。
31.可选的,每个子像素的驱动电路包括:第二数据写入晶体管、第二驱动晶体管、补偿晶体管和第二存储电容;
32.其中,所述第二数据写入晶体管的栅极和所述补偿晶体管的栅极均与所述栅极信号端耦接,所述第二数据写入晶体管的第一极与所述数据信号端耦接,所述第二数据写入晶体管的第二极与所述第二驱动晶体管的第一极耦接;所述补偿晶体管的第一极与所述第二驱动晶体管的第二极耦接,所述补偿晶体管的第二极与所述第二驱动晶体管的栅极耦接;所述第二驱动晶体管的第一极与所述第二开关晶体管的第二极耦接;所述第二存储电容的第一端与所述第二驱动晶体管的栅极耦接,所述第二存储电容的第二端与所述驱动电源端耦接。
33.可选的,一一对应的第一子像素和第二子像素中的像素电路包括的不同的开关电路中,开关晶体管的类型相同,所述不同的开关电路分别与不同的开关控制端耦接;
34.或者,一一对应的第一子像素和第二子像素中的像素电路包括的不同的开关电路中,开关晶体管类型不同,所述不同的开关电路共用同一个开关控制端。
35.可选的,所述显示面板包括:位于所述多个像素分区的多个第一像素,每个第一像素包括不同颜色的多个子像素,每个子像素包括一一对应的一个第一子像素和一个第二子像素;
36.或者,所述显示面板包括:位于所述多个像素分区中的多个第一像素和多个第二像素,每个第一像素包括不同颜色的多个第一子像素,每个第二像素包括与所述多个第一子像素一一对应的不同颜色的多个第二子像素。
37.另一方面,提供了一种显示面板的制备方法,用于制备如上述一方面所述的显示面板;所述方法包括:
38.提供衬底,且提供的所述衬底具有多个像素分区,每个像素分区包括多个像素单元区,每个像素单元区包括第一像素单元区和第二像素单元区;
39.在每个像素分区中,所述多个像素单元区内形成一一对应且颜色不同的多个第一子像素和多个第二子像素,且形成的所述第一子像素位于所述第一像素单元区,所述第二子像素位于所述第二像素单元区,所述第一子像素和所述第二子像素均包括:沿远离所述衬底的方向依次层叠的像素电路层和发光单元层,所述像素电路层用于形成像素电路,所述发光单元层用于形成发光元件;
40.在所述发光单元层一侧形成沿远离所述衬底的方向依次层叠的像素界定层、封装层和多层遮光层,且形成的所述像素界定层具有多个开口和围绕每个开口的像素界定部,所述多个第一子像素和所述多个第二子像素中任意相邻两个子像素的发光单元层位于所述开口内被所述像素界定部所界定;形成的所述遮光层包括相互间隔的多个遮光部,且所述多个遮光部在所述衬底上的正投影与界定第一子像素的像素界定部在所述衬底上的正投影交叠;
41.形成的所述像素电路包括:驱动电路和开关电路,并且,一一对应的第一子像素和第二子像素中的像素电路包括不同的开关电路,共用同一个驱动电路;
42.其中,所述开关电路分别与开关控制端、所述驱动电路和所述发光元件耦接,并用
于基于所述开关控制端提供的开关控制信号,控制所述驱动电路与所述发光元件的通断,所述驱动电路用于生成驱动所述发光元件发光的驱动信号。
43.又一方面,提供了一种显示面板的驱动方法,应用于如上述一方面所述的显示面板中;所述方法包括:
44.响应于防窥指令,向第一子像素中像素电路耦接的开关控制端提供有效电位的开关控制信号,所述第一子像素中像素电路包括的开关电路基于所述有效电位的开关控制信号控制包括的驱动电路与发光元件导通;
45.响应于所述防窥指令,向与所述第一子像素对应的第二子像素中像素电路耦接的开关控制端提供无效电位的开关控制信号;所述第二子像素中像素电路包括的开关电路基于所述无效电位的开关控制信号控制包括的驱动电路与发光元件断开耦接;或,向所述第二子像素中像素电路耦接的开关控制端提供脉冲形式的开关控制信号;所述第二子像素中像素电路包括的开关电路基于所述脉冲形式的开关控制信号控制包括的驱动电路与发光元件周期性通断;
46.响应于共享指令,向所述第二子像素中像素电路耦接的开关控制端提供有效电位的开关控制信号,所述第二子像素中像素电路包括的开关电路基于所述有效电位的开关控制信号控制包括的驱动电路与发光元件导通;
47.响应于所述共享指令,向所述第一子像素中像素电路耦接的开关控制端提供有效电位的开关控制信号,所述第一子像素中像素电路包括的开关电路基于所述有效电位的开关控制信号控制包括的驱动电路与发光元件导通;或,向所述第一子像素中像素电路耦接的开关控制端提供脉冲形式的开关控制信号,所述第一子像素中像素电路包括的开关电路基于所述脉冲形式的开关控制信号控制包括的驱动电路与发光元件周期性通断;
48.其中,在所述驱动电路与发光元件导通时,所述驱动电路生成的驱动信号传输至所述发光元件,驱动所述发光元件发光。
49.再一方面,提供了一种显示装置,所述显示装置包括:供电组件,以及如上述一方面所述的显示面板;
50.其中,所述供电组件与所述显示面板耦接,并用于为所述显示面板供电。
51.综上所述,本公开实施例提供的技术方案带来的有益效果至少可以包括:
52.提供了一种显示面板及其制备方法、驱动方法、显示装置。该显示面板包括位于衬底上的多个第一子像素和多个第二子像素,第一子像素和第二子像素均包括沿远离衬底的方向依次层叠的像素电路层和发光单元层,且显示面板还包括位于发光单元层一侧的像素界定层和遮光层。因遮光层的遮光部与界定第一子像素的像素界定部交叠,故可以通过灵活点亮第一子像素和第二子像素,调整光线发射角度,实现防窥和共享的切换。此外,因第一子像素和第二子像素中控制开关元件与驱动电路通断的开关电路不同,故还可以实现对第一子像素和第二子像素发光的独立控制,从而灵活调整防窥视角,提高防窥灵活性。
附图说明
53.为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他
的附图。
54.图1是本公开实施例提供的一种显示面板的结构示意图;
55.图2是本公开实施例提供的一种显示面板的膜层示意图;
56.图3是本公开实施例提供的一种显示面板中的子像素发射光线示意图;
57.图4是本公开实施例提供的另一种显示面板中的子像素发射光线示意图;
58.图5是本公开实施例提供的一种子像素的结构框图;
59.图6是本公开实施例提供的一种显示面板中子像素的划分示意图;
60.图7是本公开实施例提供的另一种显示面板中子像素的划分示意图;
61.图8是本公开实施例提供的又一种显示面板中子像素的划分示意图;
62.图9是本公开实施例提供的再一种显示面板中子像素的划分示意图;
63.图10是本公开实施例提供的一种显示面板中区域划分示意图;
64.图11是本公开实施例提供的一种显示面板的部分膜层示意图;
65.图12是本公开实施例提供的另一种显示面板中区域划分示意图;
66.图13是本公开实施例提供的又一种显示面板中区域划分示意图;
67.图14是本公开实施例提供的再一种显示面板中区域划分示意图;
68.图15是本公开实施例提供的另一种显示面板的膜层示意图;
69.图16是本公开实施例提供的再一种显示面板的膜层示意图;
70.图17是本公开实施例提供的再一种显示面板的膜层示意图;
71.图18是本公开实施例提供的另一种子像素的结构框图;
72.图19是本公开实施例提供的一种子像素中像素电路的结构示意图;
73.图20是本公开实施例提供的另一种子像素中像素电路的结构示意图;
74.图21是本公开实施例提供的又一种子像素的结构框图;
75.图22是本公开实施例提供的又一种子像素中像素电路的结构示意图;
76.图23是本公开实施例提供的再一种子像素中像素电路的结构示意图;
77.图24是本公开实施例提供的再一种子像素中像素电路的结构示意图;
78.图25是本公开实施例提供的一种显示面板的制备方法流程图;
79.图26是在图2所示结构基础上提供的一种显示面板中部分膜层示意图;
80.图27是在图2所示结构基础上提供的另一种显示面板中部分膜层示意图;
81.图28是在图2所示结构基础上提供的又一种显示面板中部分膜层示意图;
82.图29是在图2所示结构基础上提供的再一种显示面板中部分膜层示意图;
83.图30是在图2所示结构基础上提供的再一种显示面板中部分膜层示意图;
84.图31是在图16所示结构基础上提供的一种显示面板中部分膜层示意图;
85.图32是在图16所示结构基础上提供的另一种显示面板中部分膜层示意图;
86.图33是在图16所示结构基础上提供的又一种显示面板中部分膜层示意图;
87.图34是在图16所示结构基础上提供的再一种显示面板中部分膜层示意图;
88.图35是在图16所示结构基础上提供的再一种显示面板中部分膜层示意图;
89.图36是在图16所示结构基础上提供的再一种显示面板中部分膜层示意图;
90.图37是在图16所示结构基础上提供的再一种显示面板中部分膜层示意图;
91.图38是本公开实施例提供的一种显示面板的驱动方法流程图;
92.图39是在图19所示结构基础上提供的一种信号时序图;
93.图40是在图39所示时序基础上提供的一种视角曲线示意图;
94.图41是在图19所示结构基础上提供的另一种信号时序图;
95.图42是在图19所示结构基础上提供的又一种信号时序图;
96.图43是在图20所示结构基础上提供的一种信号时序图;
97.图44是在图22所示结构基础上提供的一种信号时序图;
98.图45是在图23所示结构基础上提供的一种信号时序图;
99.图46是在图24所示结构基础上提供的一种信号时序图;
100.图47是本公开实施例提供的一种显示装置的结构示意图。
具体实施方式
101.为了使本公开的目的、技术方案和优点更加清楚,下面将结合附图对本公开实施方式作进一步地详细描述。
102.图1是本公开实施例提供的一种显示面板的结构示意图。如图1所示,该显示面板包括:
103.衬底01。该衬底01具有多个像素分区q1。每个像素分区q1包括多个像素单元区q11。每个像素单元区q11包括第一像素单元区q11-1和第二像素单元区q11-2。以及,位于每个像素分区q1中,多个像素单元区q11内一一对应且颜色不同的多个第一子像素p1和多个第二子像素p2,且第一子像素p1位于第一像素单元区q11-1,第二子像素p2位于第二像素单元区q11-2。
104.示例的,图1示出的显示面板中,衬底01具有的每个像素分区q1包括三个像素单元区q11,以及一一对应的位于三个像素单元区q11内的三个第一子像素p1和三个第二子像素p2,即每个第一子像素p1位于一个像素单元区q11内的第一像素单元区q11-1,且不同第一子像素p1位于不同像素单元区q11内的第一像素单元区q11-1;同理,每个第二子像素p2位于一个像素单元区q11内的第二像素单元区q11-2,且不同第二子像素p2位于不同像素单元区q11内的第二像素单元区q11-2。并且,同一个像素单元区q11中,位于第一像素单元区q11-1内的第一子像素p1与位于第二像素单元区q11-2内的第二子像素p2的颜色相同。如,参考图1,对于每个像素分区q1而言,分别位于其三个像素单元区q11中的三个第一子像素p1的颜色分别为绿色(green,g)、红色(red,r)和蓝色(blue,b),图中分别标识为p1-g、p1-r和p1-b;与之对应的三个第二子像素p2的颜色也分别为绿色g、红色r和蓝色b,图中分别标识为p2-g、p2-r和p2-b。且,绿色的第一子像素p1-g和第二子像素p2-g位于同一个像素单元区q11包括的第一像素单元区q11-1和第二像素单元区q11-2内;红色的第一子像素p1-r和第二子像素p2-r位于同一个像素单元区q11包括的第一像素单元区q11-1和第二像素单元区q11-2内;蓝色的第一子像素p1-b和第二子像素p2-b位于同一个像素单元区q11包括的第一像素单元区q11-1和第二像素单元区q11-2内。当然,以上位置关系仅是示意性说明。
105.在图1基础上,继续参考图2可以看出,第一子像素p1和第二子像素p2均包括:沿远离衬底01的方向依次层叠的像素电路层02和发光单元层03。像素电路层02用于形成像素电路021,发光单元层03用于形成发光元件031。像素电路021与发光元件031耦接,并用于驱动发光元件031发光。
106.并且,显示面板还包括:位于发光单元层03一侧且沿远离衬底01的方向依次层叠的像素界定层(pixel define layer,pdl)04,也称pdl层,封装层05,以及多层遮光层06。可选的,封装层05可以采用薄膜封装(thin film encapsulation,tfe),相应的,封装层05也可以称为tfe层。
107.其中,像素界定层04具有多个开口04k和围绕每个开口04k的像素界定部041,多个第一子像素p1和多个第二子像素p2中任意相邻两个子像素的发光单元层03位于开口04k内被像素界定部041所界定。以及,遮光层06包括相互间隔的多个遮光部061,且多个遮光部061在衬底01上的正投影与界定第一子像素p1的像素界定部041在衬底01上的正投影交叠(称为第一交叠区域),且这里是每层遮光层06具有的多个遮光部061在衬底01上的正投影与界定第一子像素p1的像素界定部041在衬底01上的正投影均交叠,而与界定第二子像素p2的像素界定部041在衬底01上的正投影均不交叠。当然,在一些实施例中,仅部分层遮光层06具有的多个遮光部061在衬底01上的正投影与界定第二子像素p2的像素界定部041在衬底01上的正投影也可以交叠(称为第二交叠区域),但这里第二交叠区域的面积小于第一交叠区域的面积。
108.示例的,参考图2至图4,其示出的显示面板均包括依次层叠的两层遮光层06。以及,其示出的两层遮光层06中,每层遮光层06具有的多个遮光部061在衬底01上的正投影与界定第一子像素p1的像素界定部041在衬底01上的正投影均完全重叠,且图2示出的两层遮光层06中,靠近衬底01的一层遮光层06具有的多个遮光部061在衬底01上的正投影与界定第二子像素p2的像素界定部041在衬底01上的正投影不交叠,远离衬底01的另一层遮光层06具有的多个遮光部061在衬底01上的正投影与界定第二子像素p2的像素界定部041在衬底01上的正投影交叠,且是遮光部061在衬底01上的正投影位于像素界定部041在衬底01上的正投影内。
109.在此基础上,对比图3和图4示出的光线还可以看出,对于第一子像素p1,因界定其的像素界定部041一侧被遮光部061均覆盖,故发光单元层03发出的光线会被遮光部061所遮挡,即遮光部061会在一定程度上限制光线发射角度,形成防窥视角;对于第二子像素p2,因界定其的像素界定部041一侧仅部分位置被面积较小的遮光部061所覆盖,故相对于第一子像素p1而言,光线发射角度更大,防窥视角较小。基于此,在本公开实施例中,也可以将第一子像素p1称为防窥子像素,第一像素单元区q11-1称为防窥区;将第二子像素p2称为正常子像素,第二像素单元区q11-2称为正常区。多层遮光层06的设置还可以限制出光角度,降低大视角的出射光。需要说明的是,参考图2还可以看出,发光单元层03可以包括依次层叠的阳极anode、发光层el和阴极(未示出),这里像素界定部041界定的可以是发光单元层03中的阳极anode。
110.在图2基础上,继续参考图5可以看出,本公开实施例记载的每个子像素中的像素电路021包括:驱动电路0211和开关电路0212。并且,一一对应的第一子像素p1和第二子像素p2中的像素电路021包括不同的开关电路0212,共用同一个驱动电路0211。
111.其中,开关电路0212分别与开关控制端con1、驱动电路0211和发光元件031耦接,并用于基于开关控制端con1提供的开关控制信号,控制驱动电路0211与发光元件031的通断,驱动电路0211用于生成驱动发光元件031发光的驱动信号(如,驱动电流)。
112.例如,开关电路0212可以在开关控制端con1提供的开关控制信号的电位为有效电
位(也称第一电位)时,控制驱动电路0211与发光元件031导通,使得驱动电路0211生成的驱动信号可以传输至发光元件031,从而驱动发光元件031发光。开关电路0212可以在开关控制端con1提供的开关控制信号的电位为无效电位(也称第二电位)时,控制驱动电路0211与发光元件031断开耦接。
113.在第一子像素p1中的开关电路0212控制驱动电路0211与发光元件031导通时,第一子像素p1包括的发光元件031可以被点亮,即发光;在第二子像素p2中的开关电路0212控制驱动电路0211与发光元件031导通时,第二子像素p2包括的发光元件031可以被点亮,即发光。在一些实施例中,结合上述记载,可以通过控制第一子像素p1包括的发光元件031和第二子像素p2包括的发光元件031同时点亮,实现共享功能;可以通过控制第一子像素p1和第二子像素p2中,仅第一子像素p1包括的发光元件031点亮,实现防窥功能。即,本公开实施例记载的显示面板可以实现防窥和共享的切换。此外,因一一对应的第一子像素p1(防窥子像素)和第二子像素p2(正常子像素)包括不同的开关电路0212,故可以通过灵活设置向不同开关电路0212耦接的开关控制端con1提供的开关控制信号,使得不同的开关电路0212能够灵活控制防窥子像素和正常子像素的发光状态(即,发光或是不发光)和发光亮度,实现防窥子像素和正常子像素的独立点亮,从而达到灵活控制防窥视角的目的。
114.即,在本公开实施例中,由于一一对应的第一子像素p1(防窥子像素)和第二子像素p2(正常子像素)中的像素电路共用同一个驱动电路0211,且包括不同的开关电路0212,因此可以在简化像素结构节省成本且利于高分辨率设计的基础上,确保防窥灵活性更好。
115.可选的,参考图5,开关电路0212可以是与发光元件031的阳极耦接,发光元件031的阴极还可以与下拉电源端vss耦接,发光元件031中的发光层可以在阳极接收到的驱动信号和阴极接收到的下拉电源端vss提供的下拉电源信号的压差作用下发光。有效电位和无效电位中,一个相对于另一个可以为低电位。如,对于包括p型晶体管的电路而言,其接收到的有效电位相对于无效电位可以为低电位。对于包括n型晶体管的电路而言,其接收到的有效电位相对于无效电位可以为高电位。
116.综上所述,本公开实施例提供了一种显示面板。该显示面板包括位于衬底上的多个第一子像素和多个第二子像素,第一子像素和第二子像素均包括沿远离衬底的方向依次层叠的像素电路层和发光单元层,且显示面板还包括位于发光单元层一侧的像素界定层和遮光层。因遮光层的遮光部与界定第一子像素的像素界定部交叠,故可以通过灵活点亮第一子像素和第二子像素,调整光线发射角度,实现防窥和共享的切换。此外,因第一子像素和第二子像素中控制开关元件与驱动电路通断的开关电路不同,故还可以实现对第一子像素和第二子像素发光的独立控制,从而灵活调整防窥视角,提高防窥灵活性。
117.作为一种可选的实现方式:在图1基础上,结合图6和图7可以看出,本公开实施例记载的显示面板可以包括:位于多个像素分区q1的多个第一像素p-1,每个第一像素p-1可以包括不同颜色的多个子像素p0,每个子像素p0可以包括一一对应的一个第一子像素p1和一个第二子像素p2。在此基础上可知,多个像素分区q1的数量与多个第一像素p-1的数量相同,且多个第一像素p-1与多个像素分区q1可以一一对应。也即是,可以采用分割设计将一个像素中的每个子像素一分为二,作为一一对应的一个第一子像素p1和一个第二子像素p2。需要说明的是,这里可以是指将子像素包括的阳极anode一分为二。
118.示例的,参考图6和图7,其示出的每个第一像素p-1均包括红色子像素p0-r、绿色
子像素p0-g和蓝色子像素p0-b共三种不同颜色的三个子像素p0。红色子像素p0-r包括一分为二后的红色第一子像素p1-r和第二子像素p2-r;绿色子像素p0-g包括一分为二后的红色第一子像素p1-g和第二子像素p2-g;蓝色子像素p0-b包括一分为二后的红色第一子像素p1-b和第二子像素p2-b。图6和图7区别在于像素形状不同。图6中示出的第一像素p-1呈椭圆形,图7示出的第一像素p-1呈矩形。当然,此处形状仅是示意性说明。
119.作为另一种可选的实现方式:参考图8和图9可以看出,本公开实施例记载的显示面板可以包括:位于多个像素分区q1中的多个第一像素p-1和多个第二像素p-2,每个第一像素p-1可以包括不同颜色的多个第一子像素p1,每个第二像素p-2可以包括与多个第一子像素p1一一对应的不同颜色的多个第二子像素p2。在此基础上可知,多个像素分区q1的数量等于多个第一像素p-1的数量与多个第二像素p-2的数量之和。也即是,可以直接设置一组两个像素实现防窥和共享切换,而不是将一个像素中的各个子像素一分为二实现防窥和共享切换。需要说明的是,在显示面板的尺寸一定的前提下,图8和图9所示方案相对于图6和图7所示方案,需要牺牲一定的分辨率,不利于高分辨率设计。
120.示例的,参考图8和图9,其示出的每个第一像素p-1均包括红色第一子像素p1-r、绿色第一子像素p1-g和蓝色第一子像素p1-b共三种不同颜色的三个第一子像素p1。每个第二像素p-2均包括红色第二子像素p2-r、绿色第二子像素p2-g和蓝色第二子像素p2-b共三种不同颜色的三个第二子像素p2。图8和图9区别也在于像素形状不同。图8中示出的第一像素p-1和第二像素p-2均呈与图6相同的椭圆形,图9示出的第一像素p-1和第二像素p-2均呈与图7相同的矩形。当然,此处形状也仅是示意性说明。
121.在图8基础上,参考图10可以看出,在本公开实施例中,第一像素单元区q11-1可以包括被像素界定部041界定的多个像素单元子区q11-11,也可以称为防窥小区。示例的,图10示出的显示面板中,每个第一像素单元区q11-1包括两个像素单元子区q11-11。通过将防窥区划分为更多的防窥小区,可以进一步提高防窥视角的灵活控制,从而改善防窥灵活性。
122.并且,在图10基础上,参考图11可以看出,位于每个第一像素单元区q11-1内的第一子像素p1的阳极anode可以包括位于多个像素单元子区q11-11内且相互耦接的多个阳极部anode0。即,一个像素单元区q11-1中各个像素单元子区q11-11内的阳极anode可以共用,如此可以减少所需设置的子像素数量,利于显示面板的高分辨率设计。图10还示意性示出阳极anode膜层图和像素界定层pdl膜层图。对比阳极anode膜层图和像素界定层pdl膜层图也可以看出,仅像素界定层pdl一分为二以界定划分各个像素单元子区q11-11,而属于一个第一像素单元区q11-1的阳极anode为一体结构。当然,在一些实施例中,一个像素单元区q11-1中各个像素单元子区q11-11内的阳极anode也可以不共用。
123.可选的,继续参考图10可以看出,第一像素单元区q11-1中像素单元子区q11-11的形状与第二像素单元区q11-2的形状可以相同,或者,参考图12、图13以及在图9基础上示出的图14所示布局,第一像素单元区q11-1中像素单元子区q11-11的形状与第二像素单元区q11-2的形状可以不同。
124.示例的,图12中,绿色第一子像素p1-g和红色第一子像素p1-r所在的每个第一像素单元区q11-1中像素单元子区q11-11的形状均为圆形,蓝色第一子像素p1-b所在的第一像素单元区q11-1蓝色第一子像素p1-b所在的每个第一像素单元区q11-1为具有圆角的四边形,第二像素单元区q11-2的形状均为具有圆角的四边形。图13和图14中,每个第一像素
单元区q11-1中像素单元子区q11-11的形状均为圆形,第二像素单元区q11-2的形状均为具有圆角的四边形。当然,在一些其他实施例中,像素单元子区q11-11的形状也可以为八角形、梯形或椭圆形等其他形状。图12和图14的区别在于划分的像素单元子区q11-11(即,防窥小区)数量不同。图12中,每个第一像素单元区q11-1均被划分为2个防窥小区。图13中,绿色第一子像素p1-g红色第一子像素p1-r所在的每个第一像素单元区q11-1均被划分为2个防窥小区,蓝色第一子像素p1-b所在的第一像素单元区q11-1被划分为4个防窥小区。图14中,绿色第一子像素p1-g红色第一子像素p1-r所在的每个第一像素单元区q11-1均被划分为4个防窥小区,蓝色第一子像素p1-b所在的第一像素单元区q11-1被划分为8个防窥小区。需要说明的是,以上防窥小区的数量划分和形状均仅是示意性说明。
125.可选的,如上述图2所示,本公开实施例记载的显示面板可以包括:两层遮光层06。在本公开实施例,该两层遮光层06的间距可以大于5微米(μm)。
126.可选的,结合图10、图12和图13,在本公开实施例中,各个防窥小区在图中所示的防窥方向上的长度(如,直径)可以小于15μm。
127.可选的,在本公开实施例中,一一对应的第一子像素p1和第二子像素p2中,第一子像素p1包括的发光元件031的面积可以小于第二子像素p2包括的发光元件031的面积,这里可以是指发光元件031中阳极anode的面积。如此,可以使得第一子像素p1的发光面积小于第二子像素p2的发光面积,确保共享模式下,显示面板的显示效果较好。当然,在一些实施例中,也可以设置第一像素单元区q11-1的面积小于第二像素单元区q11-2的面积。
128.示例的,参考图2,其示出的显示面板中,一一对应的第一子像素p1和第二子像素p2中,第一子像素p1的面积等于第二子像素p2的面积。在图2基础上,参考图15,其示出的显示面板中,一一对应的第一子像素p1和第二子像素p2中,第一子像素p1的面积小于第二子像素p2的面积。
129.可选的,参考图2和图15,以及在图11基础上,图16和图17分别示出的两种显示面板的结构可以看出,本公开实施例记载的显示面板还可以包括:
130.位于多层遮光层06中,每相邻两层遮光层06之间的间隔层07,以及位于多层遮光层06远离衬底01一侧的第一涂层(over coating,oc)08,即oc1层。可选的,这里的间隔层07可以采用喷墨打印((ink-jet printing,ijp)工艺形成,相应的,间隔层07也可以称为ijp层。
131.再继续结合图16和图17还可以看出,显示面板还可以包括:位于封装层05与多层遮光层06之间且沿远离衬底01的方向依次层叠的触控层09和第二涂层10,即oc2层。触控层09也可以称为柔性多层表面式触控(flexible multi-layer on cell,fmloc)层,用于实现触控检测功能。
132.其中,触控层09可以包括相互间隔的多个触控电极091,每个触控电极091包括沿远离衬底01的方向依次层叠的第一电极层0911、层间界定层0912和第二电极层0913。并且,每个触控电极091在衬底01上的正投影与像素界定层04中,位于相邻两个像素单元区q11之间的部分在衬底01上的正投影交叠。也即是,在本公开实施例中,如图16和图17所示,可以将触控走线设置在像素周围的像素界定层pdl一侧,而不设置于像素内部。如此,不仅可以避免触控和显示信号相互干扰,而且可以简化走线,节省成本。
133.需要说明的是,图16和图17所示结构的区别在于,图16示出的显示面板中,两层遮
光层06具有的遮光部061在衬底01上的正投影仅与界定第一子像素p1的像素界定部041在衬底01上的正投影交叠,而图17示出的显示面板中,两层遮光层06中,靠近衬底01的遮光层06具有的遮光部061在衬底01上的正投影还与界定第一子像素p1的像素界定部041在衬底01上的正投影交叠。此外,图16和图17还分别示出防窥区和正常区子像素发出的光线传播示意图。
134.并且,参考图17还可以看出,显示面板还可以包括:位于至少一层遮光层06中,每相邻两个遮光部061之间的滤光部(color filter,cf),该结构可以认为是将遮光部061与滤光部cf结合作为遮光层06。需要说明的是,通过设置滤光部cf,还可以实现滤光效果,确保显示效果更好。或者,在一些其他实施例中,结合图15和图16,遮光层06可以包括:黑色矩阵层(black matrix,bm)或黑色像素界定层pdl,只要能起到一定的遮光效果即可。黑色像素界定层pdl的材料与像素界定层04的材料可以相同,如均包括:丙烯酸酯类(acrylic)或聚醯亚胺类(polyimide)。oc1层和oc2的材料也可以包括:丙烯酸酯类acrylic。
135.可选的,参考图2和图15还可以看出,像素电路层02可以包括:沿远离衬底01的方向依次层叠的有源(active1)层act、第一栅绝缘(gate insulator,gi)层gi1、第一栅金属层gate1、第二栅绝缘层gi2、第二栅金属层gate2、层间界定层(inter layer dielectric,ild)、源漏(source&drain,sd)金属层sd。或者,参考图16和图17可以看出,像素电路层02可以仅包括一层栅金属层gate(如,第一栅金属层gate1),而不包括第二栅金属层gate2,相应的,也仅包括一层栅绝缘层gi(如,第一栅绝缘层gi1),而不包括第二栅绝缘层gi2。其中,源漏金属层sd可以与有源层act搭接,且可以与阳极anode耦接。此外,参考图2和图15至图17还可以看出,显示面板还可以包括:位于衬底01与有源层act之间的缓冲层buffer,以及位于源漏金属层sd与阳极anode之间的平坦层(planarization,pln)。
136.可选的,衬底01的材料可以为柔性材料,如聚酰亚胺(polyimide,pi),相应的,衬底01也可以称为pi层。有源层act的材料可以为p-硅si材料。
137.可选的,参考图18示出的另一种像素电路可以看出,本公开实施例记载的一一对应的第一子像素p1和第二子像素p2中,每个子像素的驱动电路0211还均可以分别与栅极信号端gate01、数据信号端vdata和驱动电源端vdd耦接,并可以用于基于栅极信号端gate01提供的栅极驱动信号、数据信号端vdata提供的数据信号和驱动电源端vdd提供的驱动电源信号生成驱动信号。
138.作为一种可选的实现方式:在图18基础上,参考图19示出的像素电路图可以看出,本公开实施例记载的每个子像素的开关电路0212均可以包括:第一开关晶体管t1-1。
139.其中,第一开关晶体管t1-1的栅极可以与开关控制端con1耦接,第一开关晶体管t1-1的第一极可以与驱动电路0211耦接,第一开关晶体管t1-1的第二极可以与发光元件031耦接。
140.在此基础上,继续参考图19还可以看出,每个子像素的驱动电路0211可以包括:第一数据写入晶体管t2-1、第一驱动晶体管t3-1和第一存储电容c1-1。
141.其中,第一数据写入晶体管t2-1的栅极可以与栅极信号端gate01耦接,第一数据写入晶体管t2-1的第一极可以与数据信号端vdata耦接,第一数据写入晶体管t2-1的第二极可以与第一存储电容c1-1的第一端耦接。第一存储电容c1-1的第二端可以与驱动电源端vdd耦接。第一驱动晶体管t3-1的栅极可以与第一存储电容c1-1的第一端耦接,第一驱动晶
体管t3-1的第一极可以与驱动电源端vdd耦接,第一驱动晶体管t3-1的第二极可以与第一开关晶体管t1-1的第一极耦接。
142.当栅极信号端gate01提供有效电位的栅极驱动信号时,第一数据写入晶体管t2-1可以开启,数据信号端vdata提供的数据信号可以经开启的第一数据写入晶体管t2-1传输至第一存储电容c1-1的第一端,在第一存储电容c1-1的耦合作用下,进一步传输至第一驱动晶体管t3-1的栅极,第一驱动晶体管t3-1可以基于接收到的数据信号和驱动电源端vdd提供的驱动电源信号生成驱动信号,并传输至第一开关晶体管t1-1的第一极。当开关控制端con1提供有效电位的开关控制信号时,第一开关晶体管t1-1可以开启,传输至第一开关晶体管t1-1的第一极的驱动信号可以进一步经该开启的第一开关晶体管t1-1传输至第一开关晶体管t1-1的第二极,即传输至发光元件031,从而驱动发光元件031发光。
143.需要说明的是,为实现独立控制,在一一对应的第一子像素p1和第二子像素p2中的像素电路021包括的不同的开关电路0212中,开关晶体管的类型相同(如,均为图19所示的p型晶体管),不同的开关电路0212(即不同的第一开关晶体管t1-1)可以分别与不同的开关控制端con1耦接,为区分,图19将第一子像素p1的开关电路0212耦接的开关控制端con1标识为con1-1;将第二子像素p2的开关电路0212耦接的开关控制端con1标识为con1-2。或者,在一一对应的第一子像素p1和第二子像素p2中的像素电路021包括的不同的开关电路0212中,开关晶体管类型不同(如,为图20所示的一个p型晶体管和一个n型晶体管)时,不同的开关电路0212(即不同的第一开关晶体管t1-1)可以与同一个开关控制端con1耦接。此外,图19和图20示出的像素电路中,第一数据写入晶体管t2-1和第一驱动晶体管t3-1均为p型晶体管。
144.还需要说明的是,对于图19和图20所示结构而言,开关控制端con1可以为与第一数据写入晶体管t2-1耦接的栅极信号端gate01功能相同的信号端,也可以称为栅极信号端。图19将不同的第一开关晶体管t1-1耦接的开关控制端con1-1和con1-2还分别标识为gate02和gate03,图20将不同的第一开关晶体管t1-1耦接的开关控制端con1还标识为gate02。
145.作为另一种可选的实现方式,参考图21示出的像素电路框图可以看出,一一对应的第一子像素p1和第二子像素p2中,至少一个子像素的开关电路0212还可以分别与驱动电源端vdd和驱动电路0211耦接,并还可以用于基于开关控制信号,控制驱动电源端vdd与驱动电路0211的通断。
146.例如,开关电路0212可以在开关控制信号的电位为有效电位时,控制驱动电源端vdd与驱动电路0211导通;以及,开关电路0212可以在开关控制信号的电位为无效电位时,控制驱动电源端vdd与驱动电路0211断开耦接。
147.在图21基础上,继续参考图22至图24示出的像素电路图可以看出,对于图21所示结构而言,该至少一个子像素的开关电路0212还可以包括:第二开关晶体管t1-2。
148.其中,第二开关晶体管t1-2的栅极可以与开关控制端con1耦接,第二开关晶体管t1-2的第一极可以与驱动电源端vdd耦接,第二开关晶体管t1-2的第二极可以与驱动电路0211耦接。
149.以及,每个子像素的驱动电路0211可以包括:第二数据写入晶体管t2-2、第二驱动晶体管t3-2、补偿晶体管t4和第二存储电容c1-2。
150.其中,第二数据写入晶体管t2-2的栅极和补偿晶体管t4的栅极可以均与栅极信号端gate01耦接,第二数据写入晶体管t2-2的第一极可以与数据信号端vdata耦接,第二数据写入晶体管t2-2的第二极可以与第二驱动晶体管t3-2的第一极耦接。补偿晶体管t4的第一极可以与第二驱动晶体管t3-2的第二极耦接,补偿晶体管t4的第二极可以与第二驱动晶体管t3-2的栅极耦接。第二驱动晶体管t3-2的第一极可以与第二开关晶体管t1-2的第二极耦接。第二存储电容c1-2的第一端可以与第二驱动晶体管t3-2的栅极耦接,第二存储电容c1-2的第二端可以与驱动电源端vdd耦接。
151.当栅极信号端gate01提供有效电位的栅极驱动信号时,第二数据写入晶体管t2-2和补偿晶体管t4可以均开启,数据信号端vdata提供的数据信号可以经开启的第二数据写入晶体管t2-2写入至第二驱动晶体管t3-2的第一极,在第二驱动晶体管t3-2开启的基础上,该数据信号可以经该开启的第二驱动晶体管t3-2和补偿晶体管t4传输至第二驱动晶体管t3-2的栅极,第二存储电容c1-2可以存储第二驱动晶体管t3-2的栅极的电位。当开关控制端con1提供有效电位的开关控制信号时,第一开关晶体管t1-1和第二开关晶体管t1-2可以均开启,驱动电源端vdd提供的驱动电源信号可以传输至第二驱动晶体管t3-2的第一极。第二驱动晶体管t3-2可以基于接收到的数据信号和驱动电源端vdd提供的驱动电源信号生成驱动信号,并进一步经开启的第一开关晶体管t1-1传输至发光元件031,从而驱动发光元件031发光。
152.需要说明的是,图22至图24的区别在于,图22和图24中,像素电路包括的每个晶体管均为p型晶体管;图23中,像素电路包括p型晶体管和n型晶体管,可以应用于低温多晶硅氧化物ltpo显示场景。以及,图22和图23中,均仅第一子像素p1中的开关电路0212除包括第一开关晶体管t1-1外,还包括第二开关晶体管t1-2。图24中,仅包括第一开关晶体管t1-1,图24中,第一子像素p1和第二子像素p2中的开关电路0212均包括第一开关晶体管t1-1和第二开关晶体管t1-2。
153.可选的,参考图22至图24还可以看出,对于该另一种实现方式的像素电路而言,其还可以包括:第一复位晶体管t5和第六复位晶体管t6。第一子像素p1和第二子像素p2可以共用第一复位晶体管t5,且分别包括不同的第六复位晶体管t6。第一复位晶体管t5的栅极和第六复位晶体管t6的栅极均可以与复位信号端re耦接,第一复位晶体管t5的第一极可以与第一初始电源端vinit1耦接,第一复位晶体管t5的第二极可以与第二驱动晶体管t3-2的栅极耦接,第六复位晶体管t6的第一极可以与第二初始电源端vinit2耦接,第六复位晶体管t6的第二极可以与发光元件031的阳极耦接。在复位信号端re提供有效电位的复位信号时,第一复位晶体管t5和第六复位晶体管t6可以开启,第一初始电源端vinit1提供的第一初始电源信号可以经开启的第一复位晶体管t5传输至第二驱动晶体管t3-2的栅极,以对第二驱动晶体管t3-2的栅极复位;第二初始电源端vinit2提供的第二初始电源信号可以经开启的第六复位晶体管t6传输至发光元件031的阳极,以对发光元件031的阳极复位。
154.此外,对于ltpo显示产品而言,像素电路还可以包括第七复位晶体管t7和开关控制晶体管t8。第七复位晶体管t7的栅极可以与复位信号端re耦接,第七复位晶体管t7的第一极可以与第三初始电源端vinit3耦接,第七复位晶体管t7的第二极可以与第二驱动晶体管t3-2的第一极耦接。在复位信号端re提供有效电位的复位信号时,第七复位晶体管t7可以开启,第三初始电源端vinit3提供的第三初始电源信号可以经开启的第七复位晶体管t7
传输至第二驱动晶体管t3-2的第一极,以对第二驱动晶体管t3-2的第一极复位。开关控制晶体管t8的栅极可以与栅极信号端gate01耦接,开关控制晶体管t8的第一极可以与第一复位晶体管t5的第一极和补偿晶体管t4的第二极耦接,开关控制晶体管t8的第二极可以与第二驱动晶体管t3-2的栅极耦接。在栅极信号端gate01提供有效电位的栅极驱动信号时,开关控制晶体管t8可以开启,使得第一复位晶体管t5的第一极和补偿晶体管t4的第二极均与第二驱动晶体管t3-2的栅极导通,进而控制第二驱动晶体管t3-2的栅极的电位。
155.可选的,图23中示出的第七复位晶体管t7为p型晶体管,开关控制晶体管t8为n型晶体管,为区分,将n型开关控制晶体管t8耦接的栅极信号端gate01标识为gate01_p,将p型第二数据写入晶体管t2-2和补偿晶体管t4耦接的栅极信号端gate01标识为gate01_n。以及,图22至图24中示出的第一复位晶体管t5和第六复位晶体管t6均为p型晶体管。
156.需要说明的是,以上仅是说明了各个晶体管的开启状态,在每个晶体管的栅极接收到无效电位的信号时,晶体管则可以关断。以及,对于图22至图24所示结构而言,开关控制端con1还可以称为发光控制端。图中将不同的第一开关晶体管t1-1和第二开关晶体管t1-2耦接的开关控制端con1-1和con1-2还分别标识为em1和em2。并且,以上仅是对像素电路的示意性说明。
157.可选的,本公开实施例中采用的晶体管可以为场效应管或其他特性相同的器件,根据在电路中的作用本公开的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本公开实施例中,将其中源极称为第一极,漏极称为第二极,或者,将其中漏极称为第一极,源极称为第二极。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。此外,本公开实施例所采用的开关晶体管可以包括p型开关晶体管和n型开关晶体管中的任一种,其中,p型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止,n型开关晶体管在栅极为高电平时导通,在栅极为低电平时截止。此外,本公开各个实施例中的多个信号都对应有有效电位和无效电位,有效电位和无效电位仅代表该信号的电位有2个状态量,不代表全文中有效电位或无效电位具有特定的数值。
158.综上所述,本公开实施例提供了一种显示面板。该显示面板包括位于衬底上的多个第一子像素和多个第二子像素,第一子像素和第二子像素均包括沿远离衬底的方向依次层叠的像素电路层和发光单元层,且显示面板还包括位于发光单元层一侧的像素界定层和遮光层。因遮光层的遮光部与界定第一子像素的像素界定部交叠,故可以通过灵活点亮第一子像素和第二子像素,调整光线发射角度,实现防窥和共享的切换。此外,因第一子像素和第二子像素中控制开关元件与驱动电路通断的开关电路不同,故还可以实现对第一子像素和第二子像素发光的独立控制,从而灵活调整防窥视角,提高防窥灵活性。
159.本公开实施例还提供了一种显示面板的制备方法,该方法可以用于制备如上述实施例记载的显示面板。如图25所示,该方法包括:
160.步骤2501、提供衬底。
161.参考图1,提供的衬底01具有多个像素分区q1。每个像素分区q1包括多个像素单元区q11。每个像素单元区q11包括第一像素单元区q11-1和第二像素单元区q11-2。
162.步骤2502、在每个像素分区中,多个像素单元区内形成一一对应且颜色不同的多个第一子像素和多个第二子像素。
163.继续参考图1,形成的第一子像素p1位于第一像素单元区q11-1,第二子像素p2位于第二像素单元区q11-2。且再参考图2,形成的第一子像素p1和第二子像素p2均可以包括:沿远离衬底01的方向依次层叠的像素电路层02和发光单元层03。且再参考图5,像素电路层02用于形成像素电路021,发光单元层03用于形成发光元件031。
164.步骤2503、在发光单元层一侧形成沿远离衬底的方向依次层叠的像素界定层、封装层和多层遮光层。
165.再继续参考图2,形成的像素界定层04具有多个开口04k和围绕每个开口04k的像素界定部041,多个第一子像素p1和多个第二子像素p2中任意相邻两个子像素的发光单元层03位于开口04k内被像素界定部041所界定。形成的遮光层06包括相互间隔的多个遮光部061,且多个遮光部061在衬底01上的正投影与界定第一子像素p1的像素界定部041在衬底01上的正投影交叠。
166.再继续参考图5,形成的像素电路021包括:驱动电路0211和开关电路0212,并且,一一对应的第一子像素p1和第二子像素p2中的像素电路021包括不同的开关电路0212,共用同一个驱动电路0211。
167.其中,开关电路0212分别与开关控制端con1、驱动电路0211和发光元件031耦接,并用于基于开关控制端con1提供的开关控制信号,控制驱动电路0211与发光元件031的通断,驱动电路0211用于生成驱动发光元件031发光的驱动信号。
168.作为一种可选的实现方式,以图2所示的显示面板为例,对制备方法的工艺流程说明如下:
169.a.结合图26,首先可以提供衬底01,并在衬底01一侧形成沿远离衬底01的方向依次层叠的缓冲层buffer、有源层act、第一栅绝缘层gi1、第一栅金属层gate1、第二栅绝缘层gi2、第二栅金属层gate2、层间介定层ild、源漏金属层sd、平坦层pln、发光元件031(图26仅示出其阳极anode)和像素界定层04,像素界定层04具有的像素界定部041界定相邻的各个子像素包括的阳极anode。即,可以按照背板工艺流程依次制作以上各层。且形成的有源层act、第一栅绝缘层gi1、第一栅金属层gate1、第二栅绝缘层gi2、第二栅金属层gate2、层间介定层ild和源漏金属层sd可以划分为像素电路层02,源漏金属层sd通过贯穿层间介定层ild、第二栅绝缘层gi2和第一栅绝缘层gi1的过孔与有源层act搭接。可选的,衬底01可以为pi衬底;有源层act可以为p-si层。
170.b.结合图27,在步骤a之后,可以进行封装工艺,在像素界定层04远离衬底01的一侧形成封装层05,这里可以是薄膜封装tfe。
171.c.结合图28,在步骤b之后,可以在封装层05远离衬底01的一侧形成第一层遮光层06,且形成的第一层遮光层06可以具有多个相互间隔的遮光部061,遮光部061至少与界定第一子像素p1的像素界定部041交叠,起到限定光线发射角度目的,实现防窥功能。此外,图27还示意性示出发光层el。
172.d.结合图29,在步骤c之后,可以在第一层遮光层06远离衬底01的一侧通过喷墨打印ijp工艺形成间隔层07,也称ijp层。即进行ijp厚膜制作。
173.e.结合图30,在步骤d之后,可以在ijp层远离衬底01的一侧表面再形成第二层遮光层06,且形成的第二层遮光层06同样可以具有多个相互间隔的遮光部061,遮光部061至少与界定第一子像素p1的像素界定部041交叠,起到限定光线发射角度目的,实现防窥功
能。多层遮光层06的设置可以更多的限制光线发射角度,可靠控制防窥视角。可选的,第一层遮光层06和第二层遮光层06均可以是黑色bm或者黑色pdl,又或者在一些实施例中,还包括位于相邻遮光部061之间的滤光部cf,即coe结构。
174.最后,在步骤e之后,可以在第二层遮光层06远离衬底01的一侧形成第一涂层08,也称oc1层。即进行oc1层的制作。在一些实施例中,ijp层也可以称为oc层,即与oc层的材料可以相同。
175.作为另一种可选的实现方式,以图16所示的显示面板为例,对制备方法的工艺流程说明如下:
176.f.结合图31,首先可以提供衬底01,并在衬底01一侧形成沿远离衬底01的方向依次层叠的缓冲层buffer、有源层act、栅绝缘层gi、栅金属层gate、层间介定层ild、源漏金属层sd、平坦层pln、发光元件031(图31仅示出其阳极anode)和像素界定层04,像素界定层04具有的像素界定部041界定相邻的各个子像素包括的阳极anode。即,可以按照背板工艺流程依次制作以上各层。且形成的有源层act、栅绝缘层gi、栅金属层gate、层间介定层ild、源漏金属层sd可以划分为像素电路层02,源漏金属层sd通过贯穿层间介定层ild、第二栅绝缘层gi2和第一栅绝缘层gi1的过孔与有源层act搭接。可选的,衬底01可以为pi柔性衬底;有源层act可以有p-si层。
177.对比图26和图31可以看出,在一些实施例中,形成的像素电路层02可以包括两层栅金属层,相应的,包括两层栅绝缘层;或者,在一些实施例中,形成的像素电路层02可以包括一层栅金属层,相应的,包括一层栅绝缘层。本公开实施例对此不做限定。此外,还需要说明的是,图26和图31示出的显示面板中,形成的像素电路层02均为底栅结构,而在一些其他实施例中,也可以为顶栅结构,即栅金属层可以位于源漏金属层sd远离衬底01的一侧。
178.g.结合图32,在步骤f之后,可以进行封装工艺,在像素界定层04远离衬底01的一侧形成封装层05,这里可以是薄膜封装tfe。
179.h.结合图33,在步骤g之后,可以在封装层05远离衬底01的一侧制作fmloc,即形成多个触控(touch)电极091,且形成的每个触控电极091包括沿远离衬底01的方向依次层叠的第一电极层0911、层间界定层0912和第二电极层0913。并且,每个触控电极091在衬底01上的正投影与像素界定层04中,位于相邻两个像素单元区q11之间的部分在衬底01上的正投影交叠。也即是,如图33所示,可以将触控走线设置在像素周围的像素界定层pdl一侧。此外,还可以在fmloc远离衬底01的一侧形成第二涂层10,也称为oc2层。
180.i.结合图34,在步骤h之后,可以在oc2层远离衬底01的一侧表面形成第一层遮光层06,且形成的第一层遮光层06可以具有多个相互间隔的遮光部061,遮光部061至少与界定第一子像素p1的像素界定部041交叠,起到限定光线发射角度目的,实现防窥功能。即,进行第一层遮光层06的制作。
181.j.结合图35,在步骤i之后,可以在第一层遮光层06远离衬底01的一侧通过喷墨打印ijp工艺形成间隔层07,也称ijp层。即进行ijp厚膜制作。
182.k.结合图36,在步骤j之后,可以在ijp层远离衬底01的一侧表面再形成第二层遮光层06,且形成的第二层遮光层06同样可以具有多个相互间隔的遮光部061,遮光部061至少与界定第一子像素p1的像素界定部041交叠,起到限定光线发射角度目的,实现防窥功能。多层遮光层06的设置可以更多的限制光线发射角度,可靠控制防窥视角。可选的,第一
层遮光层06和第二层遮光层06均可以是黑色bm或者黑色pdl,又或者在一些实施例中,还包括位于相邻遮光部061之间的滤光部cf。
183.l.结合图37,在步骤k之后,可以在第二层遮光层06远离衬底01的一侧形成第一涂层08,也称oc1层。即进行oc1层的制作,可以作为最外侧平坦层使用。
184.需要说明的是,上述制备流程中用到的工艺可以包括沉积工艺和构图工艺等,构图工艺包括依次执行的涂胶、曝光、显影和刻蚀等。
185.综上所述,本公开实施例提供了一种显示面板的制备方法。该方法形成的显示面板包括位于衬底上的多个第一子像素和多个第二子像素,第一子像素和第二子像素均包括沿远离衬底的方向依次层叠的像素电路层和发光单元层,且显示面板还包括位于发光单元层一侧的像素界定层和遮光层。因遮光层的遮光部与界定第一子像素的像素界定部交叠,故可以通过灵活点亮第一子像素和第二子像素,调整光线发射角度,实现防窥和共享的切换。此外,因第一子像素和第二子像素中控制开关元件与驱动电路通断的开关电路不同,故还可以实现对第一子像素和第二子像素发光的独立控制,从而灵活调整防窥视角,提高防窥灵活性。
186.本公开实施例还提供了一种显示面板的驱动方法,该方法可以应用于如上述实施例记载的显示面板中。如图38所示,该方法包括:
187.步骤3801、响应于防窥指令,向第一子像素中像素电路耦接的开关控制端提供有效电位的开关控制信号,第一子像素中像素电路包括的开关电路基于有效电位的开关控制信号控制包括的驱动电路与发光元件导通。
188.步骤3802、响应于防窥指令,向与第一子像素对应的第二子像素中像素电路耦接的开关控制端提供无效电位的开关控制信号;第二子像素中像素电路包括的开关电路基于无效电位的开关控制信号控制包括的驱动电路与发光元件断开耦接;或,向第二子像素中像素电路耦接的开关控制端提供脉冲形式的开关控制信号;第二子像素中像素电路包括的开关电路基于脉冲形式的开关控制信号控制包括的驱动电路与发光元件周期性通断。
189.步骤3803、响应于共享指令,向第二子像素中像素电路耦接的开关控制端提供有效电位的开关控制信号,第二子像素中像素电路包括的开关电路基于有效电位的开关控制信号控制包括的驱动电路与发光元件导通。
190.步骤3804、响应于共享指令,向第一子像素中像素电路耦接的开关控制端提供有效电位的开关控制信号,第一子像素中像素电路包括的开关电路基于有效电位的开关控制信号控制包括的驱动电路与发光元件导通;或,向第一子像素中像素电路耦接的开关控制端提供脉冲形式的开关控制信号,第一子像素中像素电路包括的开关电路基于脉冲形式的开关控制信号控制包括的驱动电路与发光元件周期性通断。
191.其中,在驱动电路与发光元件导通时,驱动电路生成的驱动信号传输至发光元件,驱动发光元件发光。
192.可选的,以图19所示像素电路,即,像素电路中的晶体管均为p型晶体管,有效电位为低电位,无效电位为高电位为例,对驱动原理说明如下:
193.其中,防窥指令可以用于指示进入防窥模式,共享指令可以指示进入共享模式。结合图39示出的信号时序图可以看出:在共享模式下,可以向第一子像素p1(也即,防窥子像素)耦接的开关控制端con1-1(也即,gate02)和第二子像素p2(也即,正常子像素)耦接的开
关控制端con1-2(也即,gate03)均提供低电位的开关控制信号,使得第一子像素p1包括的第一开关晶体管t1-1和第二子像素p2包括的第一开关晶体管t1-1均开启。进而,可以使得第一子像素p1和第二子像素p2共用的驱动电路0211与其各自包括的发光元件031均导通。相应的,驱动电路0211生成的驱动信号即可以传输至第一子像素p1和第二子像素p2包括的发光元件031,使得第一子像素p1和第二子像素p2均发光。即,在共享模式下,可以点亮第一子像素p1和第二子像素p2。
194.在防窥模式1下,可以向第一子像素p1(也即,防窥子像素)耦接的开关控制端con1-1(也即,gate02)提供低电位的开关控制信号,并向第二子像素p2(也即,正常子像素)耦接的开关控制端con1-2(也即,gate03)提供高电位的开关控制信号,使得第一子像素p1包括的第一开关晶体管t1-1开启,而第二子像素p2包括的第一开关晶体管t1-1关断。进而,可以使得第一子像素p1和第二子像素p2共用的驱动电路0211仅与第一子像素p1包括的发光元件031导通,而与第二子像素p2包括的发光元件031不导通。相应的,驱动电路0211生成的驱动信号即可以传输至第一子像素p1包括的发光元件031,使得第一子像素p1发光,而不会传输至第二子像素p2包括的发光元件031。即,在一种防窥模式下,可以仅点亮第一子像素p1和第二子像素p2中的第一子像素p1,因第一子像素p1一侧设置有遮挡光线的遮光层06,故可以实现遮光效果,起到防窥作用。
195.当然,继续参考图39还可以看出,在另一种防窥模式2-1和防窥模式2-2下,可以向第一子像素p1(也即,防窥子像素)耦接的开关控制端con1-1(也即,gate02)提供低电位的开关控制信号,并向第二子像素p2(也即,正常子像素)耦接的开关控制端con1-2(也即,gate03)提供脉冲形式的开关控制信号(即,提供的开关控制信号可以为包括高电位和低电位的脉冲信号),使得第一子像素p1包括的第一开关晶体管t1-1开启,而第二子像素p2包括的第一开关晶体管t1-1周期性通断(也可以认为是间歇性通断),也即高电位时开启低电位时关断。进而,可以使得第一子像素p1和第二子像素p2共用的驱动电路0211与第一子像素p1包括的发光元件031导通,与第二子像素p2包括的发光元件031周期性通断。相应的,驱动电路0211生成的驱动信号即可以传输至第一子像素p1包括的发光元件031,使得第一子像素p1发光,且周期性传输至第二子像素p2包括的发光元件031。即,在一种防窥模式下,可以点亮第一子像素p1和第二子像素p2中的第一子像素p1,且周期性点亮第二子像素p2,即采用脉冲驱动方式点亮第二子像素p2。在此基础上,可以通过调节脉冲形式的开关控制信号的占空比来执行调光,即控制防窥视角,进一步提高防窥灵活性。具体的,占空比越长,第二子像素p2的发光时长越长,可以看到的视角也即越大。防窥模式2-1和防窥模式2-2区别在于开关控制信号的占空比不同。占空比可以是指低电位和高电位中,低电位(即,有效电位)持续的时长。
196.可选的,针对图39示出的共享模式和三种防窥模式,图40还示意性示出视角曲线图。其中,横坐标是指视角,纵坐标是指归一化亮度。参考图40可以看出,在防窥模式1下,因第二子像素p2不会被点亮,故防窥视角可以控制到最小,起到较好的防窥效果。在防窥模式2-1和2-2下,因第二子像素p2会被周期性点亮,故防窥视角相对较大,且占空比较长的防窥模式2-1相对于占空比较短的防窥模式2-2,防窥视角相对较大。
197.基于上述实施例记载可知,在共享模式和防窥模式下,第一子像素p1相对于第二子像素p2被点亮的时长较长,即第一子像素p1和第二子像素p2的使用时间不同,由此会造
成该两个子像素的使用寿命不一致。为此,参考图41示出的另一种信号时序图可以看出,在本公开实施例中,还可以在共享模式下,采用脉冲驱动方式点亮第一子像素p1,即向第一子像素p1耦接的开关控制端con1-1提供脉冲形式的开关控制信号,使得第一子像素p1被周期性点亮。如此,可以平衡第一子像素p1和第二子像素p2的使用时间,从而使得第一子像素p1和第二子像素p2的使用寿命尽可能一致,即相互匹配,确保产品良率较好。
198.可选的,在一些实施例中,参考图15可以看出,可以设置第一子像素p1的面积大于第二子像素p2的面积,使得第一子像素p1的发光面积大于第二子像素p2的发光面积。在此基础上,参考图42示出的另一种信号时序图,可以采用脉冲驱动方式点亮第二子像素p2,即向第二子像素p2耦接的开关控制端con1-2提供脉冲形式的开关控制信号,使得第二子像素p2被周期性点亮。
199.可选的,以图20示出的像素电路,即像素电路中的晶体管包括n型晶体管和p型晶体管为例,参考图43示出的信号时序图可以看出,在共享模式下,可以向第一子像素p1和第二子像素p2耦接的同一个开关控制端con1(也即,gate02)提供高电位的开关控制信号,使得第一子像素p1包括的p型第一开关晶体管t1-1关断,而第二子像素p2包括的n型第一开关晶体管t1-1开启。进而,可以使得第一子像素p1和第二子像素p2共用的驱动电路0211与第二子像素p2包括的发光元件031导通,与第一子像素p1包括的发光元件031断开耦接。相应的,驱动电路0211生成的驱动信号即可以传输至第二子像素p2包括的发光元件031,使得第二子像素p2发光,而不会传输至第一子像素p1包括的发光元件031,即在共享模式下也可以仅点亮第一子像素p1和第二子像素p2中的第二子像素p2。因该实施方式下,在共享模式中,仅点亮第二子像素p2而不点亮第一子像素p1,故可以通过控制提供的开关控制信号处于较长时长的高电位,即点亮第二子像素p2较长时长来确保共享模式下的共享效果较好。
200.在防窥模式1下,可以向该同一个开关控制端con1提供低电位的开关控制信号,使得第一子像素p1包括的p型第一开关晶体管t1-1开启,而第二子像素p2包括的n型第一开关晶体管t1-1关断。进而,可以使得第一子像素p1和第二子像素p2共用的驱动电路0211与第一子像素p1包括的发光元件031导通,与第二子像素p2包括的发光元件031断开耦接。相应的,驱动电路0211生成的驱动信号即可以传输至第一子像素p1包括的发光元件031,使得第一子像素p1发光,而不会传输至第二子像素p2包括的发光元件031,即在防窥模式1下可以仅点亮第一子像素p1和第二子像素p2中的第一子像素p1。在防窥模式2-1下,可以向该同一个开关控制端con1提供脉冲形式的开关控制信号,使得第一子像素p1包括的p型第一开关晶体管t1-1和第二子像素p2包括的n型第一开关晶体管t1-1周期性开启,具体的,在脉冲信号的开关控制信号的电位为高电位时,使得第二子像素p2包括的n型第一开关晶体管t1-1开启;在脉冲信号的开关控制信号的电位为低电位时,使得第一子像素p1包括的p型第一开关晶体管t1-1开启。进而,可以使得第一子像素p1和第二子像素p2共用的驱动电路0211与第一子像素p1和第二子像素p2包括的发光元件031周期性导通。相应的,驱动电路0211生成的驱动信号可以在驱动电路0211与第一子像素p1包括的发光元件031导通时,传输至第一子像素p1包括的发光元件031,使得第一子像素p1发光;在驱动电路0211与第二子像素p2包括的发光元件031导通时,传输至第二子像素p2包括的发光元件031,使得第二子像素p2发光。即,在防窥模式2-1下可以周期性点亮第一子像素p1和第二子像素p2。
201.可选的,以图22所示像素电路,即,像素电路中的晶体管均为p型晶体管,有效电位
为低电位,无效电位为高电位为例,对驱动原理说明如下:
202.结合图44所示的信号时序图可以看出,在共享模式下,可以向第一子像素p1耦接的开关控制端con1-1(也即,em1)提供低电位的开关控制信号,并向第二子像素p2耦接的开关控制端con1-2(也即,em2)也提供低电位的开关控制信号,使得第一子像素p1包括的第一开关晶体管t1-1和第二开关晶体管t1-2均开启,第二子像素p2包括的第一开关晶体管t1-1也开启。进而,可以使得驱动电源端vdd与第一子像素p1和第二子像素p2包括的发光元件031耦接的下拉电源端vss之间均形成通路,第一子像素p1和第二子像素p2共用的驱动电路0211生成的驱动信号即可以传输至第一子像素p1和第二子像素p2包括的发光元件031,使得第一子像素p1和第二子像素p2均发光。即,在共享模式下,可以同时点亮第一子像素p1和第二子像素p2。
203.在防窥模式下,可以向第一子像素p1耦接的开关控制端con1-1(也即,em1)提供低电位的开关控制信号,并向第二子像素p2耦接的开关控制端con1-2(也即,em2)提供高电位的开关控制信号,使得第一子像素p1包括的第一开关晶体管t1-1和第二开关晶体管t1-2均开启,而第二子像素p2包括的第一开关晶体管t1-1关断。进而,可以使得驱动电源端vdd与第一子像素p1包括的发光元件031耦接的下拉电源端vss之间形成通路,第一子像素p1和第二子像素p2共用的驱动电路0211生成的驱动信号即可以传输至第一子像素p1包括的发光元件031,使得第一子像素p1发光,而不会传输至第二子像素p2包括的发光元件031。即,在防窥模式下,可以仅点亮第一子像素p1和第二子像素p2中的第一子像素p1。点亮第一子像素p1和/或第二子像素p2的阶段可以称为发光阶段t0。
204.此外,图44还示出了复位信号端re提供的复位信号和栅极信号端gate01提供的栅极驱动信号。其中,在复位阶段t2,提供的复位信号的电位可以为低电位,使得第一复位晶体管t5和第二复位晶体管t6均开启,进而使得第一初始电源端vinit1提供的第一初始电源信号可以传输至第二驱动晶体管t3-2的栅极,实现对第二驱动晶体管t3-2的栅极的复位,以及第二初始电源端vinit2提供的第二初始电源信号可以传输至发光元件031的阳极,实现对发光元件031的阳极的复位。在数据写入阶段t1,提供的栅极驱动信号的电位可以为低电位,使得第二数据写入晶体管t2-2和补偿晶体管t4均开启,进而使得数据信号端vdata提供的数据信号可以传输至第二驱动晶体管t3-2的栅极。之后,在上述实施例记载的发光阶段t0中,第二驱动晶体管t3-2即可以基于栅极的电位和驱动电源端vdd提供的驱动电源信号可靠生成驱动发光元件031发光的驱动信号。
205.可选的,以图23所示像素电路,即,像素电路中的晶体管包括p型晶体管和n型晶体管为例,对驱动原理说明如下:
206.结合图45示出的信号时序图可以看出,在发光阶段t0中,向开关控制端con1(包括em1和em2)所提供的开关控制信号与图44所示信号相同,从而同理实现在共享模式下,同时点亮第一子像素p1和第二子像素p2,在防窥模式下,仅点亮第一子像素p1和第二子像素p2中的第一子像素p1。在复位阶段t2中,向复位信号端re所提供的复位信号也与图44所示信号相同,从而同理实现对第二驱动晶体管t3-2的栅极和发光元件031的阳极的复位,且其中包括的第三复位晶体管t7也开启,使得第三初始电源端vinit3提供的第三初始电源信号传输至第二驱动晶体管t3-2的第一极,实现对第二驱动晶体管t3-2的第一极的复位。不同的是,因除包括p型晶体管外还包括n型晶体管,故在数据写入阶段t1,参考图45,可以向p型第
二驱动晶体管t3-2和补偿晶体管t4耦接的栅极信号端gate01_p提供低电位的栅极驱动信号,并向n型开关控制晶体管t8耦接的栅极信号端gate01_n提供高电位的栅极驱动信号,使得第二驱动晶体管t3-2、补偿晶体管t4和开关控制晶体管t8均开启,进而使得数据信号端vdata提供的数据信号可以可靠传输至第二驱动晶体管t3-2的栅极。之后,在发光阶段t0中,第二驱动晶体管t3-2即可以基于栅极的电位和驱动电源端vdd提供的驱动电源信号可靠生成驱动发光元件031发光的驱动信号。
207.可选的,以图24所示像素电路为例,对驱动原理说明如下:
208.结合图46示出的信号时序图可以看出,在发光阶段t0中,向开关控制端con1(包括em1和em2)所提供的开关控制信号与图44所示信号可以相同,使得在共享模式下,第一子像素p1包括的第一开关晶体管t1-1和第二开关晶体管t1-2均开启,第二子像素p2包括的第一开关晶体管t1-1和第二开关晶体管t1-2也开启。进而,使得驱动电源端vdd与第一子像素p1和第二子像素p2包括的发光元件031耦接的下拉电源端vss之间均形成通路,第一子像素p1和第二子像素p2共用的驱动电路0211生成的驱动信号即可以传输至第一子像素p1和第二子像素p2包括的发光元件031,使得第一子像素p1和第二子像素p2均发光。即,在共享模式下,可以同时点亮第一子像素p1和第二子像素p2。或者,在一些实施例中,在共享模式下,也可以仅向第二子像素p2耦接的开关控制端con1-2(也即,em2)提供低电位的开关控制信号,并向第一子像素p1耦接的开关控制端con1-1(也即,em1)提供高电位的开关控制信号,使得第二子像素p2包括的第一开关晶体管t1-1和第二开关晶体管t1-2均开启,而第一子像素p1包括的第一开关晶体管t1-1和第二开关晶体管t1-2均关断。进而,使得驱动电源端vdd仅与第二子像素p2包括的发光元件031耦接的下拉电源端vss之间形成通路,第一子像素p1和第二子像素p2共用的驱动电路0211生成的驱动信号即可以传输至第二子像素p2包括的发光元件031,使得第二子像素p2发光,而不会传输至第一子像素p1包括的发光元件031。即,在一种共享模式下,可以仅点亮第一子像素p1和第二子像素p2中的第二子像素p2。图中将同时点亮第一子像素p1和第二子像素p2的共享模式标识为共享模式1,将仅点亮第二子像素p2的共享模式标识为共享模式2。
209.在防窥模式下,第一子像素p1包括的第一开关晶体管t1-1和第二开关晶体管t1-2均开启,第二子像素p2包括的第一开关晶体管t1-1和第二开关晶体管t1-2均关断。进而,使得驱动电源端vdd仅与第一子像素p1包括的发光元件031耦接的下拉电源端vss之间形成通路,第一子像素p1和第二子像素p2共用的驱动电路0211生成的驱动信号即可以传输至第一子像素p1包括的发光元件031,使得第一子像素p1发光,而不会传输至第二子像素p2包括的发光元件031。即,在防窥模式下,可以仅点亮第一子像素p1和第二子像素p2中的第一子像素p1。
210.此外,参考图46示出的信号时序图还可以看出,在复位阶段t2中,向复位信号端re所提供的复位信号也与图44所示信号相同,从而同理实现对第二驱动晶体管t3-2的栅极和发光元件031的阳极的复位;在数据写入阶段t1中,向栅极信号端gate01所提供的栅极驱动信号也与图44所示信号相同,从而同理实现数据信号的写入,使得第二驱动晶体管t3-2可靠生成驱动信号。
211.需要说明的是,对于图22至图24所示的像素电路而言,也可以采用脉冲方式驱动子像素发光来灵活控制防窥视角。以上信号时序仅是示意性说明。此外,以上像素电路耦接
的各信号端可以与驱动芯片耦接,以接收驱动芯片提供的上述信号。
212.综上所述,本公开实施例提供了一种显示面板的驱动方法。因该方法可以在防窥模式和共享模式下,灵活点亮一一对应的第一子像素和第二子像素,且第一子像素和第二子像素中控制开关元件与驱动电路通断的开关电路不同,故可以通过灵活点亮第一子像素和第二子像素,调整光线发射角度,实现防窥和共享的切换,而且还可以实现对第一子像素和第二子像素发光的独立控制,从而灵活调整防窥视角,提高防窥灵活性。
213.图47是本公开实施例提供的一种显示装置的结构示意图。如图47所示,该显示装置包括:供电组件j1,以及如上述实施例记载的显示面板00。
214.其中,供电组件j1与显示面板00耦接,并用于为显示面板00供电。
215.可选的,显示装置可以为:有机发光二极管(organic light-emitting diode,oled)显示装置据或有源矩阵有机发光二极管(active-matrix oled,amoled)显示装置等任何具有显示功能的产品或部件。
216.本公开的实施方式部分使用的术语仅用于对本公开的实施例进行解释,而非旨在限定本公开。除非另作定义,本公开的实施方式使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。
217.如,本公开专利申请说明书以及权利要求书中使用的“第一”、“第二”或者“第三”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。
218.同样,“一个”或者“一”等类似词语也不表示数量限制,而是表示存在至少一个。
[0219]“包括”或者“包含”等类似的词语意指出现在“包括”或者“包含”前面的元件或者物件涵盖出现在“包括”或者“包含”后面列举的元件或者物件及其等同,并不排除其他元件或者物件。
[0220]“上”、“下”、“左”或者“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则所述相对位置关系也可能相应地改变。“连接”或者“耦接”是指电连接。
[0221]“和/或”,表示可以存在三种关系,例如,a和/或b,可以表示:单独存在a,同时存在a和b,单独存在b这三种情况。字符“/”一般表示前后关联对象是一种“或”的关系。
[0222]
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的各电路和子电路的具体工作过程,可以参考方法实施例中的对应过程,在此不再赘述。
[0223]
以上所述仅为本公开的可选实施例,并不用以限制本公开,凡在本公开的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本公开的保护范围之内。
技术特征:
1.一种显示面板,其特征在于,所述显示面板包括:衬底,具有多个像素分区,每个像素分区包括多个像素单元区,每个像素单元区包括第一像素单元区和第二像素单元区;位于每个像素分区中,所述多个像素单元区内一一对应且颜色不同的多个第一子像素和多个第二子像素,且所述第一子像素位于所述第一像素单元区,所述第二子像素位于所述第二像素单元区,所述第一子像素和所述第二子像素均包括:沿远离所述衬底的方向依次层叠的像素电路层和发光单元层;并且,所述显示面板还包括:位于所述发光单元层一侧且沿远离所述衬底的方向依次层叠的像素界定层、封装层和多层遮光层;所述像素界定层具有多个开口和围绕每个开口的像素界定部,所述多个第一子像素和所述多个第二子像素中任意相邻两个子像素的发光单元层位于所述开口内被所述像素界定层所界定;所述遮光层包括相互间隔的多个遮光部,且所述多个遮光部在所述衬底上的正投影与界定第一子像素的像素界定部在所述衬底上的正投影交叠;以及,所述像素电路层用于形成像素电路,所述发光单元层用于形成发光元件,所述像素电路包括:驱动电路和开关电路,并且,一一对应的第一子像素和第二子像素中的像素电路包括不同的开关电路,共用同一个驱动电路;其中,所述开关电路分别与开关控制端、所述驱动电路和所述发光元件耦接,并用于基于所述开关控制端提供的开关控制信号,控制所述驱动电路与所述发光元件的通断,所述驱动电路用于生成驱动所述发光元件发光的驱动信号。2.根据权利要求1所述的显示面板,其特征在于,一一对应的第一子像素和第二子像素中,所述第一子像素包括的发光元件的面积小于所述第二子像素包括的发光元件的面积。3.根据权利要求1所述的显示面板,其特征在于,所述第一像素单元区包括被所述像素界定部界定的多个像素单元子区;所述发光单元层包括沿远离所述衬底的方向依次层叠的阳极、发光层和阴极;并且,位于每个第一像素单元区内的第一子像素的阳极包括位于所述多个像素单元子区内且相互耦接的多个阳极部。4.根据权利要求3所述的显示面板,其特征在于,所述第一像素单元区中像素单元子区的形状与所述第二像素单元区的形状不同。5.根据权利要求1至4任一所述的显示面板,其特征在于,所述显示面板还包括:位于所述多层遮光层中,每相邻两层遮光层之间的间隔层;位于所述多层遮光层远离所述衬底一侧的第一涂层;位于所述封装层与所述多层遮光层之间且沿远离所述衬底的方向依次层叠的触控层和第二涂层;其中,所述触控层包括相互间隔的多个触控电极,每个触控电极包括沿远离所述衬底的方向依次层叠的层间界定层、第一电极层和第二电极层;并且,每个触控电极在所述衬底上的正投影与所述像素界定层中,位于相邻两个像素单元区之间的部分在所述衬底上的正投影交叠。6.根据权利要求1至4任一所述的显示面板,其特征在于,所述显示面板包括:两层遮光层,且所述两层遮光层的间距大于5微米;
并且,所述遮光层包括:黑色矩阵层或黑色像素界定层。7.根据权利要求1至4任一所述的显示面板,其特征在于,所述显示面板还包括:位于至少一层遮光层中,每相邻两个遮光部之间的滤光部。8.根据权利要求1至4任一所述的显示面板,其特征在于,一一对应的第一子像素和第二子像素中,每个子像素的驱动电路还均分别与栅极信号端、数据信号端和驱动电源端耦接,并用于基于所述栅极信号端提供的栅极驱动信号、所述数据信号端提供的数据信号和所述驱动电源端提供的驱动电源信号生成所述驱动信号;每个子像素的开关电路均包括:第一开关晶体管;其中,所述第一开关晶体管的栅极与所述开关控制端耦接,所述第一开关晶体管的第一极与所述驱动电路耦接,所述第一开关晶体管的第二极与所述发光元件耦接。9.根据权利要求8所述的显示面板,其特征在于,每个子像素的驱动电路包括:第一数据写入晶体管、第一驱动晶体管和第一存储电容;其中,所述第一数据写入晶体管的栅极与所述栅极信号端耦接,所述第一数据写入晶体管的第一极与所述数据信号端耦接,所述第一数据写入晶体管的第二极与所述第一存储电容的第一端耦接;所述第一存储电容的第二端与所述驱动电源端耦接;所述第一驱动晶体管的栅极与所述第一存储电容的第一端耦接,所述第一驱动晶体管的第一极与所述驱动电源端耦接,所述第一驱动晶体管的第二极与所述第一开关晶体管的第一极耦接。10.根据权利要求8所述的显示面板,其特征在于,一一对应的第一子像素和第二子像素中,至少一个子像素的开关电路还分别与所述驱动电源端和所述驱动电路耦接,并还用于基于所述开关控制信号,控制所述驱动电源端与所述驱动电路的通断;至少一个子像素的开关电路还包括:第二开关晶体管;其中,所述第二开关晶体管的栅极与所述开关控制端耦接,所述第二开关晶体管的第一极与所述驱动电源端耦接,所述第二开关晶体管的第二极与所述驱动电路耦接。11.根据权利要求10所述的显示面板,其特征在于,每个子像素的驱动电路包括:第二数据写入晶体管、第二驱动晶体管、补偿晶体管和第二存储电容;其中,所述第二数据写入晶体管的栅极和所述补偿晶体管的栅极均与所述栅极信号端耦接,所述第二数据写入晶体管的第一极与所述数据信号端耦接,所述第二数据写入晶体管的第二极与所述第二驱动晶体管的第一极耦接;所述补偿晶体管的第一极与所述第二驱动晶体管的第二极耦接,所述补偿晶体管的第二极与所述第二驱动晶体管的栅极耦接;所述第二驱动晶体管的第一极与所述第二开关晶体管的第二极耦接;所述第二存储电容的第一端与所述第二驱动晶体管的栅极耦接,所述第二存储电容的第二端与所述驱动电源端耦接。12.根据权利要求9至11任一所述的显示面板,其特征在于,一一对应的第一子像素和第二子像素中的像素电路包括的不同的开关电路中,开关晶体管的类型相同,所述不同的开关电路分别与不同的开关控制端耦接;或者,一一对应的第一子像素和第二子像素中的像素电路包括的不同的开关电路中,开关晶体管类型不同,所述不同的开关电路共用同一个开关控制端。13.根据权利要求1至4任一所述的显示面板,其特征在于,所述显示面板包括:位于所述多个像素分区的多个第一像素,每个第一像素包括不同颜色的多个子像素,每个子像素
包括一一对应的一个第一子像素和一个第二子像素;或者,所述显示面板包括:位于所述多个像素分区中的多个第一像素和多个第二像素,每个第一像素包括不同颜色的多个第一子像素,每个第二像素包括与所述多个第一子像素一一对应的不同颜色的多个第二子像素。14.一种显示面板的制备方法,其特征在于,用于制备如权利要求1至13任一所述的显示面板;所述方法包括:提供衬底,且提供的所述衬底具有多个像素分区,每个像素分区包括多个像素单元区,每个像素单元区包括第一像素单元区和第二像素单元区;在每个像素分区中,所述多个像素单元区内形成一一对应且颜色不同的多个第一子像素和多个第二子像素,且形成的所述第一子像素位于所述第一像素单元区,所述第二子像素位于所述第二像素单元区,所述第一子像素和所述第二子像素均包括:沿远离所述衬底的方向依次层叠的像素电路层和发光单元层,所述像素电路层用于形成像素电路,所述发光单元层用于形成发光元件;在所述发光单元层一侧形成沿远离所述衬底的方向依次层叠的像素界定层、封装层和多层遮光层,且形成的所述像素界定层具有多个开口和围绕每个开口的像素界定部,所述多个第一子像素和所述多个第二子像素中任意相邻两个子像素的发光单元层位于所述开口内被所述像素界定部所界定;形成的所述遮光层包括相互间隔的多个遮光部,且所述多个遮光部在所述衬底上的正投影与界定第一子像素的像素界定部在所述衬底上的正投影交叠;形成的所述像素电路包括:驱动电路和开关电路,并且,一一对应的第一子像素和第二子像素中的像素电路包括不同的开关电路,共用同一个驱动电路;其中,所述开关电路分别与开关控制端、所述驱动电路和所述发光元件耦接,并用于基于所述开关控制端提供的开关控制信号,控制所述驱动电路与所述发光元件的通断,所述驱动电路用于生成驱动所述发光元件发光的驱动信号。15.一种显示面板的驱动方法,其特征在于,应用于如权利要求1至13任一所述的显示面板中;所述方法包括:响应于防窥指令,向第一子像素中像素电路耦接的开关控制端提供有效电位的开关控制信号,所述第一子像素中像素电路包括的开关电路基于所述有效电位的开关控制信号控制包括的驱动电路与发光元件导通;响应于所述防窥指令,向与所述第一子像素对应的第二子像素中像素电路耦接的开关控制端提供无效电位的开关控制信号;所述第二子像素中像素电路包括的开关电路基于所述无效电位的开关控制信号控制包括的驱动电路与发光元件断开耦接;或,向所述第二子像素中像素电路耦接的开关控制端提供脉冲形式的开关控制信号;所述第二子像素中像素电路包括的开关电路基于所述脉冲形式的开关控制信号控制包括的驱动电路与发光元件周期性通断;响应于共享指令,向所述第二子像素中像素电路耦接的开关控制端提供有效电位的开关控制信号,所述第二子像素中像素电路包括的开关电路基于所述有效电位的开关控制信号控制包括的驱动电路与发光元件导通;响应于所述共享指令,向所述第一子像素中像素电路耦接的开关控制端提供有效电位
的开关控制信号,所述第一子像素中像素电路包括的开关电路基于所述有效电位的开关控制信号控制包括的驱动电路与发光元件导通;或,向所述第一子像素中像素电路耦接的开关控制端提供脉冲形式的开关控制信号,所述第一子像素中像素电路包括的开关电路基于所述脉冲形式的开关控制信号控制包括的驱动电路与发光元件周期性通断;其中,在所述驱动电路与发光元件导通时,所述驱动电路生成的驱动信号传输至所述发光元件,驱动所述发光元件发光。16.一种显示装置,其特征在于,所述显示装置包括:供电组件,以及如权利要求1至13任一所述的显示面板;其中,所述供电组件与所述显示面板耦接,并用于为所述显示面板供电。
技术总结
提供了一种显示面板及其制备方法、驱动方法、显示装置,属于显示技术领域。该显示面板包括位于衬底上的多个第一子像素和多个第二子像素,第一子像素和第二子像素均包括沿远离衬底的方向依次层叠的像素电路层和发光单元层,且显示面板还包括位于发光单元层一侧的像素界定层和遮光层。因遮光层的遮光部与界定第一子像素的像素界定部交叠,故可以通过灵活点亮第一子像素和第二子像素,调整光线发射角度,实现防窥和共享的切换。此外,因第一子像素和第二子像素中控制开关元件与驱动电路通断的开关电路不同,故还可以实现对第一子像素和第二子像素发光的独立控制,从而灵活调整防窥视角。角。角。
技术研发人员:谢明哲 张浩 韩新斌
受保护的技术使用者:京东方科技集团股份有限公司
技术研发日:2023.06.30
技术公布日:2023/10/5
版权声明
本文仅代表作者观点,不代表航家之家立场。
本文系作者授权航家号发表,未经原创作者书面授权,任何单位或个人不得引用、复制、转载、摘编、链接或以其他任何方式复制发表。任何单位或个人在获得书面授权使用航空之家内容时,须注明作者及来源 “航空之家”。如非法使用航空之家的部分或全部内容的,航空之家将依法追究其法律责任。(航空之家官方QQ:2926969996)
航空之家 https://www.aerohome.com.cn/
飞机超市 https://mall.aerohome.com.cn/
航空资讯 https://news.aerohome.com.cn/