一种显示面板及其驱动方法、显示装置与流程

未命名 09-01 阅读:95 评论:0


1.本发明涉及显示技术领域,尤其涉及一种显示面板及其驱动方法、显示装置。


背景技术:

2.随着的显示技术的发展,人们对显示面板的显示要求也越来越高,例如,显示面板在视频、游戏等动态画面显示时,需要显示画面的刷新频率较高以防止闪烁,而在网页文本浏览等静态显示画面下,需要显示画面的刷新频率较低以降低功耗。
3.有鉴于此,当显示面板的显示面同时具有动态画面和静态画面时,如何能够使得显示面板实现部分区域高频显示以及部分区域低频显示,以满足不同应用场合显示需求成为了亟需解决的技术问题。


技术实现要素:

4.本发明提供一种显示面板及其驱动方法、显示装置,以使得显示面板实现部分区域高频显示以及部分区域低频显示的功能,并可以任意划分高频显示区和低频显示区的位置,以降低显示面板的功耗,从而扩大显示面板的应用范围。
5.第一方面,本发明实施例提供了一种显示面板,包括:显示区;所述显示区包括阵列排布的多个像素电路,所述像素电路包括驱动模块、复位模块、节点控制模块和发光元件;
6.同一所述像素电路中,所述驱动模块用于在发光阶段为所述发光元件提供驱动电流;所述驱动模块包括驱动晶体管;所述复位模块与所述节点控制模块电连接于第一节点;所述复位模块用于在复位阶段导通,以向所述第一节点提供复位信号;所述节点控制模块与所述驱动晶体管的栅极电连接于第二节点;所述节点控制模块用于在所述复位阶段和数据写入阶段导通,控制所述第一节点的信号传输至与所述第二节点;
7.在所述显示面板的显示模式为第一模式时,所述显示面板包括高频显示区和低频显示区;所述高频显示区中所述像素电路的所述复位模块的导通周期为t11,所述高频显示区中所述像素电路的所述节点控制模块的导通周期为t12;所述低频显示区中所述像素电路的所述复位模块的导通周期为t21,所述低频显示区中所述像素电路的所述节点控制模块的导通周期为t22;
8.其中,t21》t11,和/或,t22》t12。
9.第二方面,本发明实施例提供了一种显示面板的驱动方法,适用于第一方面所述的显示面板,所述显示面板的驱动方法包括:
10.获取所述显示面板的显示模式以及显示信号;
11.在确定所述显示面板的显示模式为第一显示模式时,根据所述显示信号确定所述显示面板的高频显示区和低频显示区;
12.其中,所述高频显示区中所述像素电路的所述复位模块的导通周期为t11,所述高频显示区中所述像素电路的所述节点控制模块的导通周期为t12;所述低频显示区中所述
像素电路的所述复位模块的导通周期为t21,所述低频显示区中所述像素电路的所述节点控制模块的导通周期为t22;t21》t11,和/或,t22》t12。
13.第三方面,本发明实施例提供了一种显示装置,包括如第一方面所述的显示面板。
14.本发明提供的方案,通过设置显示区包括阵列排布的多个像素电路,同一像素电路中,复位模块与节点控制模块电连接于第一节点,使得复位模块在复位阶段导通以向第一节点提供复位信号;节点控制模块与驱动模块的驱动晶体管的栅极电连接于第二节点,使得节点控制模块在复位阶段和数据写入阶段导通,控制第一节点的信号传输至与第二节点,驱动模块在发光阶段根据第二节点的电位为发光元件提供驱动电流,实现显示面板的图像显示。在显示面板100的显示模式为第一模式时,显示面板包括高频显示区和低频显示区,可以理解的,高频显示区中像素电路的复位模块的导通周期和节点控制模块的导通周期均小于或等于高频显示区的一帧显示画面的时间,低频显示区中像素电路的复位模块的导通周期和节点控制模块的导通周期均小于或等于低频显示区的一帧显示画面的时间,由于高频显示区显示画面的刷新频率大于低频显示区显示画面的刷新频率,使得高频显示区中像素电路的复位模块的导通周期小于或等于低频显示区中像素电路的复位模块的导通周期,以及高频显示区中像素电路节点控制模块的导通周期小于或等于低频显示区中像素电路的节点控制模块的导通周期。如此,设置高频显示区中像素电路的复位模块的导通周期为t11,高频显示区中像素电路的节点控制模块的导通周期为t12;低频显示区中像素电路的复位模块的导通周期为t21,低频显示区中像素电路的节点控制模块的导通周期为t22,使得t21》t11,和/或,t22》t12,可使得显示面板实现部分区域高频显示以及部分区域低频显示的功能,并可以任意划分高频显示区和低频显示区的位置,以降低显示面板的功耗,从而扩大显示面板的应用范围。
15.应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
16.为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图做一简单地介绍,显而易见地,下面描述中的附图虽然是本发明的一些具体的实施例,对于本领域的技术人员来说,可以根据本发明的各种实施例所揭示和提示的器件结构,驱动方法和制造方法的基本概念,拓展和延伸到其它的结构和附图,毋庸置疑这些都应该是在本发明的权利要求范围之内。
17.图1为本发明实施例提供的一种显示面板的结构示意图;
18.图2为本发明实施例提供的一种像素电路的结构示意图;
19.图3为本发明实施例提供的另一种显示面板的结构示意图;
20.图4为本发明实施例提供的一种显示面板的驱动时序图;
21.图5为本发明实施例提供的另一种显示面板的结构示意图;
22.图6为本发明实施例提供的另一种显示面板的驱动时序图;
23.图7为本发明实施例提供的又一种显示面板的局部结构示意图;
24.图8为本发明实施例提供的又一种显示面板的驱动时序图;
25.图9为本发明实施例提供的又一种显示面板的结构示意图;
26.图10为本发明实施例提供的一种第一像素电路的结构示意图;
27.图11为本发明实施例提供的一种第二像素电路的结构示意图;
28.图12为本发明实施例提供的又一种显示面板的驱动时序图;
29.图13为本发明实施例提供的又一种显示面板的驱动时序图;
30.图14为本发明实施例提供的另一种第一像素电路的结构示意图;
31.图15为本发明实施例提供的另一种第二像素电路的结构示意图;
32.图16为本发明实施例提供的又一种显示面板的结构示意图;
33.图17为本发明实施例提供的又一种第一像素电路的结构示意图;
34.图18为本发明实施例提供的又一种第二像素电路的结构示意图;
35.图19为本发明实施例提供的一种第二像素电路的驱动时序图;
36.图20为本发明实施例提供的又一种显示面板的驱动时序图;
37.图21为本发明实施例提供的又一种显示面板的结构示意图;
38.图22为本发明实施例提供的又一种第一像素电路的结构示意图;
39.图23为本发明实施例提供的又一种第二像素电路的结构示意图;
40.图24为本发明实施例提供的另一种第二像素电路的驱动时序图
41.图25为本发明实施例提供的一种移位寄存器的结构示意图;
42.图26为本发明实施例提供的一种移位寄存单元的结构示意图;
43.图27为本发明实施例提供的另一种移位寄存器的结构示意图;
44.图28为本发明实施例提供的一种移位寄存器的驱动时序图;
45.图29为本发明实施例提供的另一种移位寄存器的驱动时序图;
46.图30为本发明实施例提供的一种显示面板的驱动方法的流程图;
47.图31为本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
48.为使本发明的目的、技术方案和优点更加清楚,以下将参照本发明实施例中的附图,通过实施方式清楚、完整地描述本发明的技术方案,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例所揭示和提示的基本概念,本领域的技术人员所获得的所有其他实施例,都属于本发明保护的范围。
49.图1为本发明实施例提供的一种显示面板的结构示意图,图2为本发明实施例提供的一种像素电路的结构示意图,如图1和图2所示,显示面板100包括:显示区aa;显示区aa包括阵列排布的多个像素电路10,像素电路10包括驱动模块11、复位模块12、节点控制模块13和发光元件14。
50.同一像素电路10中,驱动模块11用于在发光阶段为发光元件14提供驱动电流;驱动模块11包括驱动晶体管t1;复位模块12与节点控制模块13电连接于第一节点n1;复位模块12用于在复位阶段导通,以向第一节点n1提供复位信号;节点控制模块13与驱动晶体管t1的栅极电连接于第二节点n2;节点控制模块13用于在复位阶段和数据写入阶段导通,控制第一节点n1的信号传输至与第二节点n2。
51.在显示面板100的显示模式为第一模式时,显示面板100包括高频显示区aa1和低频显示区aa2;高频显示区aa1中像素电路10的复位模块12的导通周期为t11,高频显示区
aa1中像素电路10的节点控制模块13的导通周期为t12;低频显示区aa2中像素电路10的复位模块12的导通周期为t21,低频显示区aa2中像素电路10的节点控制模块13的导通周期为t22;其中,t21》t11,和/或,t22》t12。
52.可以理解的是,像素电路10还可以包括数据写入模块15、阈值补偿模块16和发光控制模块17等结构,此处对此不做具体限定,可根据实际需求进行设置。
53.继续参考图2,发光元件14可以包括红色发光元件、绿色发光元件、蓝色发光元件、白色发光元件、黄色发光元件、青色发光元件、品红发光元件中的一种或多种,此处也不作限定。发光元件可以为发光二极管,发光二极管包括但不限于有机发光二极管(oled)、次毫米发光二极管(mini led)或者微型发光二极管(micro led)等。
54.具体的,同一像素电路10中,驱动模块11的驱动晶体管t1可以是n沟晶体管,也可以是p沟道晶体管,此处不做具体限定。显示面板正常高频刷新显示时,像素电路10的一个完整的驱动周期包括复位阶段、数据写入阶段和发光阶段,在复位阶段,复位模块12和节点控制模块13均处于导通状态,复位信号通过导通的复位模块12和节点控制模块13写入到第二节点n2。在数据写入阶段,复位模块12断开,此时,复位信号不再写入第一节点n1,而节点控制模块13继续导通,数据信号可通过导通的节点控制模块13写入到第二节点n2,即写入到驱动晶体管t1的栅极。在发光阶段,驱动晶体管t1在第一固定电平信号pvdd和第二节点n2的电位的作用下,产生驱动电流,并提供给发光元件14,驱动发光元件14进行发光,从而实现显示面板100的图像显示。
55.继续参考图1,在显示面板100的显示模式为第一模式时,显示面板100的显示区aa可以划分为高频显示区aa1和低频显示区aa2,高频显示区aa1和低频显示区aa2的刷新频率不同,即高频显示区aa1的刷新频率大于低频显示区aa2的刷新频率,其中,较低刷新频率下低频显示区aa2的一帧画面持续时间大于较高刷新频率下高频显示区aa1的一帧画面的显示时间。位于高频显示区aa1内的像素电路10在每一帧显示画面都具有一个完整的驱动周期(即复位阶段、数据写入阶段和发光阶段)。而低频显示区aa2的显示画面可持续显示待机画面,无需对低频显示区aa2的显示画面持续刷新,使得低频显示区aa2可以具有较长的显示驱动周期,低频显示区aa2的一帧显示画面时间可以包括数据写入帧和至少一个保持帧,其中,数据写入帧可以包括一个像素电路10完整的驱动周期,一个保持帧的时长可与数据写入帧的时长相同,且在保持帧可以仅包括发光阶段,如此,可以使得低频显示区aa2会长期维持同一显示画面,即低频显示区aa2在一段较长的时间内均不会进行画面切换,从而能够降低因画面切换而带来的功耗。
56.其中,第一模式可以是显示面板100的显示区aa同时包括高频显示区aa1和低频显示区aa2,高频显示区aa1和低频显示区aa2的相对位置关系可以根据实际需求进行设置,此处不做具体限定,图1仅为示例性的示出,但不限于此。此外,高频显示区aa1和低频显示区aa2的形状和大小也可以根据实际需求进行设置。
57.具体的,高频显示区aa1的显示画面持续刷新,位于高频显示区aa1的像素电路10在复位阶段,复位模块12和节点控制模块13均导通,保证复位信号能够依次写入第一节点n1和第二节点n2,在数据写入阶段,节点控制模块13导通,保证数据信号能够通过导通的节点控制模块13传输至第二节点n2,以使驱动晶体管t1能够根据重新写入第二节点n2的数据信号产生驱动电流,如此,复位模块12的导通周期t11和节点控制模块13的导通周期t12需
要与高频显示区aa1的显示画面刷新的周期相同。然而,由于低频显示区aa2的显示画面可持续显示待机画面,低频显示区aa2的一帧画面的保持帧可以仅包括发光阶段,即在保持帧内,像素电路10的复位模块12和节点控制模块13可以均不需要导通,以避免对第二节点n2的电位进行复位或者改变,保证第二节点n2的电位不变,以维持显示画面不变,如此,复位模块12的导通周期t21和节点控制模块13的导通周期t22的导通周期与低频显示区aa2的显示画面刷新的周期相同,即满足t21》t11且t22》t12,以避免对第二节点n2的电位进行刷新,而影响低频显示区aa2的显示画面。
58.此外,高频显示区aa1内像素电路10的复位模块12的导通周期也可以与低频显示区aa2内像素电路10的复位模块12的导通周期相同,即t11=t21,此时,低频显示区aa2的像素电路10在保持帧的复位阶段和数据写入阶段只需控制节点控制模块13断开即可,仍能保证低频显示区aa2内像素电路10的第二节点n2的电位保持不变,使得低频显示区aa2的显示画面保持不变,此时,t22》t12,使得显示面板100的显示区aa可以实现不同刷新频率的分频显示。同样的原理,高频显示区aa1内像素电路10的节点控制模块13的导通周期也可以与低频显示区aa2内像素电路10的节点控制模块13的导通周期相同,即t12=t22,此时,低频显示区aa2的像素电路10在保持帧的复位阶段,只需控制复位模块12断开,而在数据写入阶段,需要控制数据信号写入第一节点n1的路径断开,例如控制阈值补偿模块16和/或数据写入模块15断开,同样可以保证第二节点n2的电位不变,使得低频显示区aa2的显示画面保持不变,此时,t21》t11,进而使得显示面板100的显示区aa可以实现不同刷新频率的分频显示。
59.可以理解的是,像素电路10中复位模块12和节点控制模块13的导通周期小于或等于一帧显示画面的时间,即在进行画面切换时,为复位模块12和节点控制模块13的导通周期会重新计算,即前一帧画面的导通周期与后一帧画面的导通周期的时间不交叠。如此,高频显示区aa1中像素电路10的复位模块12的导通周期t11和节点控制模块13的导通周期t12均小于或等于高频显示区aa1的一帧显示画面的时间,低频显示区aa2中像素电路10的复位模块12的导通周期t21和节点控制模块13的导通周期t22均小于或等于低频显示区aa2的一帧显示画面的时间,由于高频显示区aa1显示画面的刷新频率大于低频显示区aa2显示画面的刷新频率,即相同的时间内,高频显示区aa1所切换的画面的数量大于低频显示区aa2所切换的画面的数量,使得高频显示区aa1中像素电路10的复位模块12的导通周期t11不会存在大于低频显示区aa2中像素电路10的复位模块12的导通周期t21的情况,同理,高频显示区aa1中像素电路10节点控制模块13的导通周期t12不会存在大于低频显示区aa2中像素电路10的节点控制模块13的导通周期t22的情况。
60.如此,在显示面板100的显示模式为第一模式时,使得t21》t11,和/或,t22》t12,可将显示面板100的显示区aa任意划分为高频显示区aa1和低频显示区aa2,使得显示面板100实现部分区域低频显示的功能,降低显示面板100的功耗,从而扩大显示面板100的应用范围。
61.本实施例中,通过设置显示区包括阵列排布的多个像素电路,同一像素电路中,复位模块与节点控制模块电连接于第一节点,使得复位模块在复位阶段导通以向第一节点提供复位信号;节点控制模块与驱动模块的驱动晶体管的栅极电连接于第二节点,使得节点控制模块在复位阶段和数据写入阶段导通,控制第一节点的信号传输至与第二节点,驱动
模块在发光阶段根据第二节点的电位为发光元件提供驱动电流,实现显示面板的图像显示。在显示面板100的显示模式为第一模式时,显示面板包括高频显示区和低频显示区,可以理解的,高频显示区中像素电路的复位模块的导通周期和节点控制模块的导通周期均小于或等于高频显示区的一帧显示画面的时间,低频显示区中像素电路的复位模块的导通周期和节点控制模块的导通周期均小于或等于低频显示区的一帧显示画面的时间,由于高频显示区显示画面的刷新频率大于低频显示区显示画面的刷新频率,使得高频显示区中像素电路的复位模块的导通周期小于或等于低频显示区中像素电路的复位模块的导通周期,以及高频显示区中像素电路节点控制模块的导通周期小于或等于低频显示区中像素电路的节点控制模块的导通周期。如此,设置高频显示区中像素电路的复位模块的导通周期为t11,高频显示区中像素电路的节点控制模块的导通周期为t12;低频显示区中像素电路的复位模块的导通周期为t21,低频显示区中像素电路的节点控制模块的导通周期为t22,使得t21》t11,和/或,t22》t12,可使得显示面板实现部分区域高频显示以及部分区域低频显示的功能,并可以任意划分高频显示区和低频显示区的位置,以降低显示面板的功耗,从而扩大显示面板的应用范围。
62.可选的,图3为本发明实施例提供的另一种显示面板的结构示意图,结合参考图2和3,位于显示区aa一侧的非显示区na;显示区aa包括多条第一驱动信号线20,非显示区na包括第一移位寄存器30;多个像素电路10构成多个像素电路组110;每个像素电路组110包括至少一列像素电路10;第一移位寄存器30包括多个级联设置的第一移位寄存单元31,每一级第一移位寄存单元31的信号输出端与位于同一行的至少部分像素电路10的复位模块12电连接;第一移位寄存单元31用于输出控制复位模块12导通或断开的第一扫描信号s1;每条第一驱动信号线20与同一像素电路组110中各像素电路10的节点控制模块13电连接;第一驱动信号线20用于传输控制节点控制模块13导通或断开的第一驱动信号d。
63.继续参考图3,第一移位寄存器30包括多个级联设置的第一移位寄存单元31,可以理解的是,同一移位寄存器30中,第一级第一移位寄存单元31的信号输入端接收起始脉冲信号,使得起始脉冲信号能够控制第一级第一移位寄存单元31输出的信号;除第一级的第一移位寄存单元31之外,其余每一级第一移位寄存单元31的信号输入端与前一级第一移位寄存单元31的信号输出端电连接,以使上一级第一移位寄存单元31的信号输出端输出的信号能够控制下一级第一移位寄存单元31的信号输出端输出的信号。
64.由于高频显示区aa1和低频显示区aa2中的像素电路10的复位模块12的导通周期可能会不同,使得高频显示区aa1和低频显示区aa2中的像素电路10的复位模块12接收到的第一扫描信号s1的使能电平的周期就会不同,如此,高频显示区aa1内的像素电路10和低频显示区aa2内的像素电路可以分别连接不同的第一移位寄存器30,以实现至少一行位于低频显示区aa2内的像素电路10可以低频显示,而其余像素电路10进行高频显示,但不限于此。还可以通过调整第一移位寄存器30中与低频显示区aa2内像素电路10的复位模块12电连接的第一移位寄存单元31的信号输出端不输出信号,以使得部分像素电路10行可以实现低频显示。
65.此处对第一移位寄存器30的具体数量以及工作方式不做具体限定,可根据实际需求进行设置,只需保证第一移位寄存器30的第一移位寄存单元31输出的第一扫描信号s1能够控制至少一行像素电路10进行低频显示,其余部分像素电路10可以进行高频显示,以实
现高频显示区aa1和低频显示区aa2可以沿列方向y排布。
66.继续参考图3,多个像素电路组110中像素电路10的列数可以相同或不同,此处不做具体限定,可根据实际需求进行设置,图3示例性的示出了显示面板100包括m个像素电路组110,部分像素电路组110包括两列像素电路10,但不限限于此,每个像素电路组110与一条第一驱动线20电连接,接收的第一驱动信号d分别为d1~dm。
67.第一驱动信号线20可以与驱动芯片电连接,由驱动芯片向第一驱动信号线20提供第一驱动信号d,并将第一驱动信号d传输至一个像素电路组110的像素电路10的节点控制模块13,以控制节点控制模块13的导通或断开。如此,可以通过控制每条第一驱动信号线20提供的第一驱动信号d为使能电平的周期,就可以控制节点控制模块13的导通周期,使得显示面板100内的不同像素电路组110以不同的刷新频率显示画面,如此,通过多条第一驱动信号线20传输第一驱动信号d至每个像素电路组110的像素电路10的节点控制模块13,来控制高频显示区aa1和低频显示区aa2中像素电路10的节点控制模块13的导通周期不同,以使得至少一个像素电路组110可以进行高频显示,其余像素电路组110进行低频显示,实现高频显示区aa1和低频显示区aa2可以沿行方向x排布。
68.可选的,继续参考图3,高频显示区aa1和低频显示区aa2沿像素电路10的列方向y排列;在显示面板100的显示模式为第一模式时,t21》t11,且t22》t12。
69.具体的,由于高频显示区aa1和低频显示区aa2沿像素电路10的列方向y排列,即高频显示区aa1包括至少一行像素电路10,其余像素电路10位于低频显示区aa2,使得位于高频显示区aa1内的至少一行像素电路10的复位模块12的导通周期t11等于高频显示区aa1的画面刷新的周期,以保证位于高频显示区aa1内的像素电路10在一帧显示画面内具有一个完整的驱动周期,从而实现高频显示。而位于低频显示区aa2内的像素电路10的复位模块12在一帧显示画面的保持帧内需要断开,以避免对第二节点n2的电位进行复位,使得低频显示区aa2内的像素电路10的复位模块12的导通周期t21将大于高频显示区aa1内的像素电路10的复位模块12的导通周期t11,即t21》t11。
70.进一步的,继续参考图3,由于位于高频显示区aa1内的像素电路10还分别与第一驱动信号线20电连接,第一驱动信号线20提供的第一驱动信号d在复位阶段和数据写入阶段都需要控制像素电路10的节点控制模块13导通,使得位于高频aa1内的至少一行像素电路10的节点控制模块13的导通周期t21等于高频显示区aa1的画面刷新的周期,以保证位于高频显示区aa1内的像素电路10在该高频显示区aa1的一帧显示画面内具有一个完整的驱动周期,从而实现高频显示。而位于低频显示区aa2内的像素电路10的节点控制模块13在一帧显示画面的保持帧内需要断开,以使得第二节点n2的电位保持不变,保证显示画面维持不变,使得低频显示区aa2内的像素电路10的节点控制模块13导通周期t22将大于高频显示区aa1内的像素电路10的节点控制模块13的导通周期t12,即t22》t12。
71.如此,在高频显示区aa1和低频显示区aa2沿像素电路10的列方向y排列,且显示面板100的显示模式为第一模式时,需要满足t21》t11,且t22》t12,使得显示面板100可以沿列方向y实现分频显示,降低功耗。需要说明的是,高频显示区aa1可以是一个或多个,低频显示区aa2也可以是一个或多个,具体排列方式可根据实际需求进行设置,此处不做具体限定。图3仅为示例性的示出,但不限于此。
72.可选的,图4为本发明实施例提供的一种显示面板的驱动时序图,结合参考图3和
图4所示,低频显示区aa2的一帧画面时间包括数据写入帧t1和至少一个保持帧t2;数据写入帧t1包括第一非发光阶段t10和发光阶段t20;第一非发光阶段t10包括复位阶段t11和数据写入阶段t12;保持帧t2包括第二非发光阶段t30和发光阶段t20;第二非发光阶段t30未设置复位阶段和数据写入阶段;至少部分保持帧t2为第一保持帧t201。在数据写入帧t1,各级第一移位寄存单元31依次输出控制复位模块12导通的第一扫描信号s1的使能电平;第一驱动信号线20传输控制节点控制模块13导通的第一驱动信号d(即d1~dm)的使能电平。在第一保持帧t201,与高频显示区aa1中像素电路10的复位模块12电连接的各第一移位寄存单元31依次输出第一扫描信号s1的使能电平,与低频显示区aa2中像素电路10的复位模块12电连接的各第一移位寄存单元31均输出第一扫描信号s1的非使能电平;与高频显示区aa1中像素电路10的节点控制模块13电连接的第一驱动信号线20传输第一驱动信号d(即d1~dm)的使能电平,与低频显示区aa2中像素电路10的节点控制模块13电连接的第一驱动信号线20传输第一驱动信号d(即d1~dm)的非使能电平。
73.其中,第二非发光阶段t30未设置复位阶段和数据写入阶段,可以理解为在第二非发光阶段t30,像素电路10的第二节点n2的电位不被复位和写入新的数据信号,即像素电路10的第二节点n2的电位保持不变,并不表示与像素电路10的数据写入模块15或阈值补偿模块16电连接的扫描信号一定都为非使能电平,具体情况可根据实际情况设计,此处不做具体限定。
74.可以理解的是,使能电平和非使能电平的高低与其所控制的晶体管的类型相关,在本发明实施例中可根据实际需要限定使能电平和非使能电平的高低。为便于描述,在没有特殊说明的情况下,本发明实施例均以使能电平为低电平信号,非使能电平为高电平信号为例进行描述。
75.通常一个高电平信号和与其连续的一个低电平信号构成一个脉冲周期,高频显示区aa1中像素电路10的复位模块12的导通周期t11即为与高频显示区aa1中像素电路10的复位模块12电连接的第一移位寄存单元31输出的第一扫描信号s1的相邻两个使能电平之间的时间。低频显示区aa2中像素电路10的复位模块12的导通周期t21即为与低频显示区aa2中像素电路10的复位模块12电连接的第一移位寄存单元31输出的第一扫描信号s1的相邻两个使能电平的之间的时间。同理,高频显示区aa1中像素电路10的节点控制模块13的导通周期t12即为与高频显示区aa1中像素电路10的节点控制模块13电连接的第一驱动信号线20输出的第一驱动信号d的相邻两个使能电平之间的时间,若高频显示区aa1内像素电路10的节点控制模块13始终导通,则高频显示区aa1中像素电路10的节点控制模块13的导通周期t12等于高频显示区aa1的一帧显示画面的时间。低频显示区aa2中像素电路10的节点控制模块13导通周期t22即为与低频显示区aa2中像素电路10的节点控制模块13电连接的第一驱动信号线20输出的第一驱动信号d的相邻两个使能电平之间的时间。
76.示例性的,以第k行像素电路10位于高频显示区aa1,第k+1行像素电路10位于低频显示区aa2,k为大于或等于1的整数为例,图4示例性的示出了第k行像素电路10和第k+1行像素电路10的驱动时序图。
77.继续参考图2、图3和图4,在数据写入帧t1,第k行像素电路10和第k+1行像素电路10均具有一个完整的驱动周期,即包括复位阶段t11,数据写入阶段t12和发光阶段t20。在复位阶段t11,各级第一移位寄存单元31依次输出控制复位模块12导通的第一扫描信号s1
的使能电平(即低电平信号),使得第k行像素电路10的复位模块12和第k+1行像素电路10的复位模块12均能够根据接收的第一扫描信号s1的使能电平而导通,以将复位信号写入第一节点n1,同时,第一驱动信号线20传输的第一驱动信号d(d1~dm)保持使能电平(即低电平信号),使得第k行像素电路10和第k+1行像素电路10的节点控制模块13均能够导通,进而使得复位信号由第一节点n1传输至第二节点n2,以对驱动晶体管t1的栅极进行复位。在数据写入阶段t12,第三扫描信号s3的使能电平(即低电平信号)控制数据信号写入路径导通,使得数据信号能够写入至第二节点n2。在发光阶段t20,驱动晶体管t1在第一固定电平信号pvdd和第二节点n2的电位的作用下,产生驱动电流,并提供给发光元件14,驱动发光元件14进行发光,从而实现显示面板100的图像显示。
78.在第一保持帧t201,高频显示区aa1中像素电路10仍具有一个完整的驱动周期,参考图4,与第k行像素电路10的复位模块12电连接的各第一移位寄存单元31依次输出第一扫描信号s1的使能电平,同时,与第k行像素电路10的节点控制模块13电连接的第一驱动信号线20传输的第一驱动信号d(即d1~dm)为使能电平,可以理解的,第k行像素电路10在数据写入帧t1和保持帧t2的驱动时序相同,保证位于高频显示区aa1内的像素电路10仍以较高的刷新频率进行图像显示。而低频显示区aa2内的像素电路10的复位模块12电连接的各第一移位寄存单元31均输出第一扫描信号s1的非使能电平(即高电平信号),使得位于低频显示区aa2内的像素电路10的复位模块12断开,同时,与低频显示区aa2中像素电路10的节点控制模块13电连接的第一驱动信号线20传输的第一驱动信号d(即d1~dm)为非使能电平,使得节点控制模块13也处于断开状态,保证像素电路10的第二节点n2的始终保持不变,进而使得低频显示区aa2的显示画面维持不变,如此,使得显示面板100可以沿列方向y实现分频显示,降低功耗。
79.值得注意的是,由于在第一保持帧t201,与低频显示区aa2中像素电路10的节点控制模块13处于断开状态,此时第三扫描信号s3可以输出使能电平,也可以输出非使能电平,此处不做具体限定,可根据实际需求进行设置。图4中第三扫描信号s3仅为示例性的示出,但不限于此。
80.为便于方案的详细说明,结合参考图2和图4,图2仅示例性的示出了像素电路10的结构,发光控制模块包括第一发光控制晶体管t2和第二发光控制晶体管t3,第一发光控制晶体管t2和第二发光控制晶体管t3的栅极均与发光控制信号端电连接,用于根据发光控制信号端提供的发光控制信号emit控制发光控制模块17导通或断开,像素电路10的具体结构包括但不限于此。发光控制信号emit在第一非发光阶段t10为非使能电平(高电平信号),控制发光控制模块17断开,发光控制信号emit在发光阶段t20为使能电平(低电平信号),控制发光控制模块17导通。第三扫描信号s3仅示例性的表示数据写入阶段t12,像素电路10数据写入路径的导通信号,可以为控制阈值补偿模块16和数据写入模块15导通的信号,但不限于此,图4仅为示例性的示出,阈值补偿模块16和数据写入模块15导通或断开的具体信号可以为同一信号,也可以不同的信号,可根据实际需求进行设置。在没有特殊说明的情况下,在保持帧t2,下文中控制低频显示区aa2中像素电路10的第三扫描信号s3均以与第一扫描信号s1输出情况相同为例进行说明,例如,若第一扫描信号s1在保持帧t2的复位阶段t11为非使能电平,则第三扫描信号s3在数据写入阶段t12为非使能电平,若第一扫描信号s1在保持帧t2的复位阶段t11为使能电平,则第三扫描信号s3在数据写入阶段t12为使能电平。
81.可选的,图5为本发明实施例提供的另一种显示面板的结构示意图,如图5所示,高频显示区aa1和低频显示区aa2沿像素电路10的行方向x排列;在显示面板100的显示模式为第一模式时,t21=t11且t22》t12。
82.具体的,高频显示区aa1和低频显示区aa2沿像素电路10的行方向x排列,即高频显示区aa1包括至少一个像素电路组110,其余像素电路组110位于低频显示区aa2,由于每一级第一移位寄存单元31的信号输出端与位于同一行的至少部分像素电路10的复位模块12电连接,且高频显示区aa1内的像素电路10在每一帧显示画面都需要具有一个完整的驱动周期,使得高频显示区aa1内像素电路10的复位模块12的导通周期t11与低频显示区aa2内像素电路10的复位模块12的导通周期t21相同,即t11=t21,保证高频显示区aa1的正常画面显示。
83.然而,位于低频显示区aa2在保持帧内需要维持显示画面不变,由于位于低频显示区aa2中像素电路10的复位模块12的导通周期t21与位于高频显示区aa1中像素电路10的复位模块12的导通周期t11相同,此时,需要保证位于低频显示区aa2中像素电路10的节点控制模块13在复位阶段和数据写入阶段均断开,避免第二节点n2的电位发生变化,保证显示画面维持不变,如此,使得位于低频显示区aa2内的像素电路10的节点控制模块13的导通周期t22将大于高频显示区aa1内的像素电路10的节点控制模块13的导通周期t12,即t22》t12。
84.如此,在高频显示区aa1和低频显示区aa2沿像素电路10的行方向x排列,且显示面板100的显示模式为第一模式时,需要满足t21=t11,且t22》t12,使得显示面板100可以沿行方向x实现分频显示,降低功耗。需要说明的是,高频显示区aa1可以是一个或多个,低频显示区aa2也可以是一个或多个,具体排列方式可根据实际需求进行设置,此处不做具体限定。图5仅为示例性的示出,但不限于此。
85.可选的,图6为本发明实施例提供的另一种显示面板的驱动时序图,结合参考图5和图6所示,低频显示区aa2的一帧画面时间包括数据写入帧t1和至少一个保持帧t2;数据写入帧t1包括第一非发光阶段t10和发光阶段t20;第一非发光阶段t10包括复位阶段t11和数据写入阶段t12;保持帧t2包括第二非发光阶段t30和发光阶段t20;第二非发光阶段t30未设置复位阶段和数据写入阶段;至少部分保持帧t2为第一保持帧t201。在数据写入帧t1,各级第一移位寄存单元31依次输出控制复位模块12导通的第一扫描信号s1的使能电平;第一驱动信号线20传输控制节点控制模块13导通的第一驱动信号d(即d1~dm)的使能电平。在第一保持帧t201,各级第一移位寄存单元31依次输出第一扫描信号s1的使能电平;与高频显示区aa1中像素电路10的节点控制模块13电连接的第一驱动信号线20传输第一驱动信号d的使能电平,与低频显示区aa2中像素电路10的节点控制模块13电连接的第一驱动信号线20传输第一驱动信号d的非使能电平。
86.示例性的,以第k行第j列像素电路10位于高频显示区aa1,第k行第j+1列像素电路10位于低频显示区aa2,k和j均为大于或等于1的整数为例,图6示例性的示出了第j列像素电路10和第j+1列像素电路10的驱动时序图。
87.继续参考图2、图5和图6,在数据写入帧t1,第j列像素电路10和第j+1列像素电路10均具有一个完整的驱动周期,即包括复位阶段t11,数据写入阶段t12和发光阶段t20,具体工作过程此处不再详细说明,可参考前文描述。
88.在第一保持帧t201,各级第一移位寄存单元31依次输出第一扫描信号s1的使能电平(即低电平信号),使得第k行第j列像素电路10和第j+1列像素电路10的复位模块12接收的第一扫描信号s1是相同的,即高频显示区aa1内像素电路10的复位模块12的导通周期t11与低频显示区aa2内像素电路10的复位模块12的导通周期t21相同。同时,位于高频显示区aa1的第j列像素电路10的节点控制模块13在保持帧t2需要保持导通,使得与第j列像素电路10的节点控制模块13电连接的第一驱动信号线20传输的第一驱动信号dj保持为使能电平(即低电平信号),保证位于高频显示区aa1内的像素电路10仍以较高的刷新频率进行图像显示。而位于低频显示区aa2中的第j+1列像素电路10需要维持当前显示画面不变,此时,与低频显示区aa2中像素电路10的节点控制模块13电连接的第一驱动信号线20传输的第一驱动信号dj+1为非使能电平(即高电平信号),以保证第二节点n2的电位维持不变,从而使得低频显示区aa2的显示画面维持不变,如此,使得显示面板100可以沿行方向x实现分频显示,降低功耗。
89.可选的,图7为本发明实施例提供的又一种显示面板的局部结构示意图,如图7所示,低频显示区aa2包括第一低频显示区aa21和第二低频显示区aa22;第一低频显示区aa21与高频显示区aa1沿像素电路10的列方向y排列,第二低频显示区aa22与高频显示区aa1沿像素电路10的行方向x排列。第一低频显示区aa21中像素电路10的复位模块12的导通周期为t211,第二低频显示区aa22中像素电路10的复位模块12的导通周期为t212,第一低频显示区aa21中像素电路10的节点控制模块13的导通周期为t221,第二低频显示区aa22中像素电路10的节点控制模块13的导通周期为t222;在显示面板100的显示模式为第一模式时,t211》t11,t212=t11,t221》t12且t222》t12。
90.具体的,第一低频显示区aa21与高频显示区aa1沿像素电路10的列方向y排列,即高频显示区aa1内的像素电路10在一帧显示画面内具有一个完整的驱动周期,而位于第一低频显示区aa21内的像素电路10的复位模块12在一帧显示画面的保持帧内需要断开,以避免对第二节点n2的电位进行复位,如此,使得第一低频显示区aa21内的像素电路10的复位模块12的导通周期t211大于高频显示区aa1内的像素电路10的复位模块12的导通周期t11,即t211》t11,同时,第一低频显示区aa21内的像素电路10的节点控制模块13的导通周期t221大于高频显示区aa1内的像素电路10的节点控制模块13的导通周期t11,即t221》t12,以保证高频显示区aa1始终以高刷新率进行画面显示,而第一低频显示区aa21在保持帧保持显示画面不变,以较低刷新率进行画面显示,以降低显示面板的功耗。
91.第二低频显示区aa22与高频显示区aa1沿像素电路10的行方向x排列,由于每一级第一移位寄存单元31的信号输出端与位于同一行的至少部分像素电路10的复位模块12电连接,且高频显示区aa1内的像素电路10在每一帧显示画面都需要具有一个完整的驱动周期,使得高频显示区aa1内像素电路10的复位模块12的导通周期t11与第二低频显示区aa22内像素电路10的复位模块12的导通周期t212相同,即t212=t11,保证高频显示区aa1的正常画面显示。而第二低频显示区aa22在保持帧内需要维持显示画面不变,此时,可使得第二低频显示区aa22内像素电路10的节点控制模块13断开,避免第二节点n2的电位发生变化,从而保证显示画面维持不变,如此,使得位于第二低频显示区aa22内的像素电路10的节点控制模块13的导通周期t222大于高频显示区aa1内的像素电路10的节点控制模块13的导通周期t12,即t222》t12,以保证高频显示区aa1始终以高刷新率进行画面显示,而第二低频显
示区aa22在保持帧保持显示画面不变,以较低刷新率进行画面显示,以降低显示面板的功耗。
92.如此,在第一低频显示区aa21与高频显示区aa1沿像素电路10的列方向y排列,第二低频显示区aa22与高频显示区aa1沿像素电路10的行方向x排列,且显示面板100的显示模式为第一模式时,需要满足t211》t11,t212=t11,t221》t12且t222》t12,以使得显示面板100可以同时沿列方向y和x方向实现分频显示,降低功耗。
93.需要说明的是,高频显示区aa1可以是一个或多个,第一低频显示区aa21和第二低频显示区aa22也可以是一个或多个,本发明实施例对此不做具体限定,可根据实际需求进行设置。此外,第一低频显示区aa21和第二低频显示区aa22的显示画面的刷新可以相同或不同,在此也不做具体限定,可根据实际需求进行设置。
94.可选的,图8为本发明实施例提供的又一种显示面板的驱动时序图,结合参考图7和图8所示,低频显示区aa2的一帧画面时间包括数据写入帧t1和至少一个保持帧t2;数据写入帧t1包括第一非发光阶段t10和发光阶段t20;第一非发光阶段t10包括复位阶段t11和数据写入阶段t12;保持帧t2包括第二非发光阶段t30和发光阶段t20;第二非发光阶段t30未设置复位阶段和数据写入阶段;至少部分保持帧t2为第一保持帧t201。在数据写入帧t1,各级第一移位寄存单元31依次输出控制复位模块12导通的第一扫描信号s1的使能电平;第一驱动信号线20传输控制节点控制模块13导通的第一驱动信号d(即d1~dm)的使能电平。在第一保持帧t201,与第二低频显示aa22和高频显示区aa1中像素电路10的复位模块12电连接的各第一移位寄存单元31依次输出第一扫描信号s1的使能电平,与第一低频显示区aa21中像素电路10的复位模块12电连接的各第一移位寄存单元31均输出第一扫描信号s1的非使能电平;与高频显示区aa1中像素电路10的节点控制模块13电连接的第一驱动信号线20传输第一驱动信号d的使能电平,与第一低频显示区aa21和第二低频显示区aa22中像素电路10的节点控制模块13电连接的第一驱动信号线20传输第一驱动信号d的非使能电平。
95.示例性的,以第k行第j列像素电路10位于高频显示区aa1,第k行第j+1列像素电路10位于第二低频显示区aa22,第k+1行像素电路10位于第一低频显示区aa21,k和j均为大于或等于1的整数为例。
96.继续参考图2、图7和图8,在数据写入帧t1,显示区aa内的各像素电路10均具有一个完整的驱动周期,即包括复位阶段t11,数据写入阶段t12和发光阶段t20,具体工作过程此处不再详细说明,可参考前文描述。
97.在第一保持帧t201,与第二低频显示aa22和高频显示区aa1中像素电路10的复位模块12电连接的各第一移位寄存单元31依次输出第一扫描信号s1的使能电平(即低电平信号),使得第k行第j列像素电路10和第j+1列像素电路10的复位模块12接收的第一扫描信号s1是相同的,即高频显示区aa1内像素电路10的复位模块12的导通周期t11与第二低频显示区aa22内像素电路10的复位模块12的导通周期t212相同。同时,位于高频显示区aa1的第j列像素电路10的节点控制模块13在保持帧t2需要保持导通,使得与第j列像素电路10的节点控制模块13电连接的第一驱动信号线20传输的第一驱动信号dj保持为使能电平(即低电平信号),保证位于高频显示区aa1内的像素电路10仍以较高的刷新频率进行图像显示,而第二低频显示区aa22需要维持当前显示画面不变,需要使得位于第二低频显示区aa22中的
第j+1列像素电路10的第二节点n2的电位保持不变,此时,与第二低频显示区aa22中像素电路10的节点控制模块13电连接的第一驱动信号线20传输的第一驱动信号dj+1为非使能电平(即高电平信号),以保证第二节点n2的电位维持不变,从而使得第二低频显示区aa22的显示画面维持不变,如此,使得显示面板100的第二低频显示区aa2和高频显示区aa1可以沿行方向x实现分频显示,降低功耗。进一步的,与第一低频显示区aa21中像素电路10的复位模块12电连接的各第一移位寄存单元31均输出第一扫描信号s1的非使能电平(即高电平信号),使得位于第一低频显示区aa21内的像素电路10的复位模块12断开,同时,与第一低频显示区aa21中像素电路10的节点控制模块13电连接的第一驱动信号线20传输的第一驱动信号d(即d1~dm)为非使能电平,使得节点控制模块13也处于断开状态,保证像素电路10的第二节点n2的始终保持不变,进而使得第一低频显示区aa21的显示画面维持不变,如此,使得显示面板100的第一低频显示区aa21和高频显示区aa1可以沿列方向y实现分频显示,降低功耗。
98.可选的,图9为本发明实施例提供的又一种显示面板的结构示意图,图10为本发明实施例提供的一种第一像素电路的结构示意图,图11为本发明实施例提供的一种第二像素电路的结构示意图,如图9、图10和图11所示,复位模块12均包括第一控制端c1和第二控制端c2;复位模块12的第一控制端c1与第一移位寄存单元31的信号输出端电连接。位于低频显示区aa2的至少部分像素电路10为第一像素电路101,位于高频显示区aa1的至少部分像素电路10为第二像素电路102;第二像素电路102中复位模块12的第一控制端c1与第二控制端c2电连接。
99.显示区aa包括第二驱动信号线40,第二驱动信号线40与各第一像素电路101中复位模块12的第二控制端c2电连接;第二驱动信号线40用于传输第二驱动信号cref;第一像素电路101的复位模块12用于在接收的第一驱动信号cref和第一扫描信号s1均为使能电平时导通。
100.示例性的,以低频显示区aa2和高频显示区aa1沿列方向y排列,第一像素电路101每间隔至少一行第二像素电路102设置为例,图9示例性的示出了高频显示区aa1和低频显示区102中既包括第一像素电路101和第二像素电路102。
101.继续参考图9,显示面板100在实现分频显示时,低频显示区aa2中像素电路10的复位模块12的导通周期小于高频显示区aa1中像素电路10的复位模块12的导通周期,如此,还可以设置像素电路10的复位模块12包括第一控制端c1和第二控制端c2,对于高频显示区aa1中的像素电路10可设置为第二像素电路102,可参考图11,第二像素电路102的复位模块12的第一控制端c1和第二控制端c2电连接于同一信号端,即均与第一移位寄存单元31的信号输出端电连接,以接收第一移位寄存单元31传输的第一扫描信号s1,此时,第一扫描信号s1在第二像素电路102的复位阶段都保持为使能电平,以控制复位模块12导通,保证第二像素电路102的正常工作。而对于低频显示区aa2的像素电路10可设置为第一像素电路101,可参考图10,第一像素电路101的复位模块12的第一控制端c1与第一移位寄存单元31的信号输出端电连接,以接收第一移位寄存单元31传输的第一扫描信号s1,第二控制端c2与第二驱动信号线40电连接,如此,数据写入帧,第一驱动信号cref和第一扫描信号s1均为使能电平时,第一像素电路101才可以导通,保证第一像素电路101的正常工作,而在保持帧的复位阶段,可通过第二驱动信号线40传输的第二驱动信号cref为非使能电平来控制像素电路10
的复位模块12断开,避免对第二节点n2的电位进行复位。
102.如此,可通过在低频显示区aa2设置至少部分像素电路10为第一像素电路101,由第二驱动信号线40传输第二驱动信号cref至第一像素电路101的复位模块12,来控制第一像素电路101中复位模块12导通周期,使得低频显示区aa2中像素电路10的复位模块12的导通周期小于高频显示区aa1中像素电路10的复位模块12的导通周期,来使得显示面板100沿列方向y实现分频显示。
103.需要说明的是,低频显示区aa2中的像素电路10可以均为第一像素电路101,也可以是部分像素电路10为第一像素电路101,部分像素电路10为第二像素电路102,可根据实际需求进行设置,如此,对于低频显示区aa2中的第二像素电路102,在第二像素电路102工作在复位阶段时,可通过调整与第二像素电路102的复位模块12电连接的第一移位寄存单元31输出的第一扫描信号s1为非使能电平来控制复位模块12断开,以保证避免对第二节点n2的电位进行复位。同理,高频显示区aa1中的像素电路10可以均为第二像素电路102,也可以是部分像素电路10为第一像素电路101,部分像素电路10为第二像素电路102,如此,由于高频显示区aa1中的像素电路10在一帧显示画面内具有一个完整的驱动周期,可控制与高频显示区aa1中第一像素电路101的复位模块12电连接的第二驱动信号线40传输的第二驱动信号cref始终保持为使能电平,以保证高频显示区aa1中第一像素电路101的复位模块12能够在复位阶段,在第一扫描信号s1的使能电平的控制下可以导通。
104.可选的,继续参考图10,复位模块12包括第一复位晶体管t4和第二复位晶体管t5;同一复位模块12中,第一复位晶体管t4的第一端与复位信号端电连接,第一复位晶体管t4的第二端与第二复位晶体管t5的第一端电连接,第二复位晶体管t5的第二端与第一节点n1电连接;复位模块12的第一控制端c1和第二控制端c2的一者与第一复位晶体管t4的栅极电连接,另一者与第二复位晶体管t5的栅极电连接。
105.具体的,第一复位晶体管t4和第二复位晶体管t5可以为p沟道晶体管,也可以为n沟道晶体管,第一复位晶体管t4和第二复位晶体管t5的类型可以相同或不同,本发明实施例对此不做具体限定,可根据实际需求进行设置。
106.可以理解的是,使能电平和非使能电平的高低与其所控制的晶体管的类型相关,例如,当晶体管为p沟道晶体管时,使能电平为低电平信号,非使能电平为高电平信号;而当晶体管为n沟道晶体管时,使能电平为高电平信号,非使能电平为低电平信号。在本发明实施例中可根据实际需要限定使能电平和非使能电平的高低。为便于描述,在没有特殊说明的情况下,本发明实施例均以使能电平为低电平信号,非使能电平为高电平信号为例进行描述。
107.可选的,图12为本发明实施例提供的又一种显示面板的驱动时序图,结合参考图9和图12所示,低频显示区aa2的一帧画面时间包括数据写入帧t1和至少一个保持帧t2;数据写入帧t1包括第一非发光阶段t10和发光阶段t20;第一非发光阶段t10包括复位阶段t11和数据写入阶段t12;保持帧t2包括第二非发光阶段t30和发光阶段t20;第二非发光阶段t30未设置复位阶段和数据写入阶段;至少部分保持帧t2为第一保持帧t201。
108.在数据写入帧t1,各级第一移位寄存单元31依次输出控制复位模块12导通的第一扫描信号s1的使能电平;第二驱动信号线40传输控制复位模块12导通的第二驱动信号cref的使能电平;第一驱动信号线20传输控制节点控制模块12导通的第一驱动信号d(即d1~
dm)的使能电平;
109.在第一保持帧t201,与低频显示区aa2中第一像素电路101的复位模块12电连接的第二驱动信号线40传输第二驱动信号cref的非使能电平,与高频显示区aa1中第二像素电路102的节点控制模块13电连接的第一驱动信号线20传输第一驱动信号d的使能电平,与低频显示区aa2中像素电路10的节点控制模块13电连接的第一驱动信号线20传输第一驱动信号d的非使能电平,以及,至少与高频显示区aa1中第二像素电路102的复位模块12电连接的第一移位寄存单元31依次输出控制复位模块12导通的第一扫描信号s1的使能电平。
110.示例性的,以第k行像素电路10位于高频显示区aa1,且第k行像素电路10为第二像素电路102,第k+1行像素电路10位于低频显示区aa2,且第k+1行像素电路10为第一像素电路101,k为大于或等于1的整数为例,图12示例性的示出了第k行第二像素电路102和第k+1行第一像素电路101的驱动时序图。
111.继续参考图9至图12,在数据写入帧t1,显示区aa内的各像素电路10均具有一个完整的驱动周期,即包括复位阶段t11,数据写入阶段t12和发光阶段t20,具体工作过程此处不再详细说明,可参考前文描述。此外,由于位于低频显示区aa2的第一像素电路101还与第二驱动信号线40电连接,设置第二驱动信号线40传输的控制复位模块12导通的第二驱动信号cref为使能电平(即低电平信号),以保证第一像素电路101在复位阶段t11能够导通,进而保证第一像素电路101的正常工作。
112.在第一保持帧t201,与第k行第二像素电路102的复位模块12电连接的各第一移位寄存单元31依次输出第一扫描信号s1的使能电平(即低电平信号),同时,与第k行第二像素电路102的节点控制模块13电连接的第一驱动信号线20传输的第一驱动信号d(即d1~dm)为使能电平(即低电平信号),保证位于高频显示区aa1内的第二像素电路102仍以较高的刷新频率进行图像显示。而低频显示区aa2需要维持当前显示画面不变,需要使得位于低频显示区aa2中的第k+1行第一像素电路101的第二节点n2的电位保持不变,即需要控制第一像素电路101的复位模块12在复位阶段t11和保持阶段t12断开,此时,与低频显卡区aa2d的第一像素电路101的复位模块12电连接的第二驱动信号线40传输的第二驱动信号cref为非使能电平(即高电平信号),可控制复位模块12断开,并且与低频显示区aa2中像素电路10的节点控制模块13电连接的第一驱动信号线20传输的第一驱动信号d(即d1~dm)的非使能电平(即高电平信号),以保证第一像素电路101的第二节点n2的电位在复位阶段t11和数据写入阶段t12均保持不变,从而保证从而使得低频显示区aa2的显示画面维持不变。如此,使得显示面板100的高频显示区aa1和低频显示区aa2可以沿行方向x实现分频显示,降低功耗。
113.可选的,在第一保持帧t201,与低频显示区aa2中各像素电路10的复位模块12电连接的各第一移位寄存单元31依次输出第一扫描信号s1的使能电平,且第一移位寄存器30的各第一移位寄存单元31输出的第一扫描信号s1的使能电平依次移位;或者,在第一保持帧t201,与低频显示区aa2中各像素电路10的复位模块12电连接的各第一移位寄存单元31均输出第一扫描信号s1的非使能电平。
114.可以理解的是,在第一保持帧t201,当低频显示区aa2的第一像素电路10的复位模块12在第二驱动信号线40传输的第二驱动信号cref为非使能电平时,可控制第一像素电路10的复位模块12断开,此时与低频显示区aa2中各像素电路10的复位模块12电连接的第一移位寄存单元31传输的第一扫描信号s1可以为非使能电平也可以为使能电平,此处不做具
体限定,可根据实际需求进行设置,无论第一扫描信号s1是否为使能电平,第一像素电路101的复位模块12均处于断开状态。
115.继续参考图12,图2示出了与低频显示区aa2中各像素电路10的复位模块12电连接的各第一移位寄存单元31依次输出第一扫描信号s1的使能电平(即低电平信号),且第一移位寄存器30的各第一移位寄存单元31输出的第一扫描信号s1的使能电平依次移位。
116.图13为本发明实施例提供的又一种显示面板的驱动时序图,如图13所示,与图12不同的是,图13示出了在第一保持帧t201,与低频显示区aa2中各像素电路10的复位模块12电连接的各第一移位寄存单元31均输出第一扫描信号s1的非使能电平(即高电平信号)。
117.此外,由于与低频显示区aa2中像素电路10的节点控制模块13电连接的第一驱动信号线20传输的第一驱动信号d(即d1~dm)的非使能电平(即高电平信号),在第一保持帧t201,此时第三扫描信号s3可以输出使能电平(即低电平信号),也可以输出非使能电平(即高电平信号),此处不做具体限定,可根据实际需求进行设置。图12和图13中第三扫描信号s3仅为示例性的示出,但不限于此。
118.可选的,继续参考图2、图10和图11所示,像素电路10还包括数据写入模块15和阈值补偿模块16;数据写入模块15与驱动晶体t1的第一极电连接,阈值补偿模块16电连接于驱动晶体管t1的第二极与第二节点n2之间;数据写入模块15用于在数据写入阶段向第一节点n1写入数据电压;阈值补偿模块16用于在数据写入阶段补偿驱动晶体管t1的阈值电压至第一节点n1。
119.具体的,像素电路10的完整的驱动周期包括复位阶段、数据写入阶段和发光阶段。在复位阶段,复位模块12和节点控制模块13均处于导通状态,复位信号通过导通的复位模块12和节点控制模块13依次写入第一节点n1和第二节点n2。在数据写入阶段,复位模块12断开,节点控制模块13继续导通,此时,复位信号不再写入第一节点n1,同时数据写入模块15和阈值补偿模块16导通,数据写入模块15提供的数据信号依次通过驱动晶体管t1、阈值补偿模块16写入到第一节点n1,并通过导通的节点控制模块13传输至第二节点n2,使得写入第二节点n1的电位为阈值补偿后的数据信号。在发光阶段,数据写入模块15和阈值补偿模块16可断开,驱动晶体管t1在第一固定电平信号pvdd和第二节点n2的电位的作用下,产生驱动电流,并提供给发光元件14,驱动发光元件14进行发光,从而实现显示面板100的图像显示。
120.示例性的,图14为本发明提供的另一种第一像素电路的结构示意图,图15为本发明提供的另一种第二像素电路的结构示意图,如图14和图15所示,第一像素电路101和第二像素电路102中的节点控制模块13包括节点控制晶体管t6,数据写入模块15包括数据写入晶体管t7,阈值补偿模块16包括阈值补偿晶体管t8,节点控制晶体管t6的第一端与第一节点n1电连接,节点控制晶体管t6的第二端与第二节点n1电连接,节点控制晶体管t6栅极与第一驱动信号线20电连接,用于根据第一驱动信号线20传输的第一驱动信号d导通或断开。数据写入晶体管t7的第一端与数据写入端电连接,数据写入端用于提供数据写入信号data,数据写入晶体管t7的第二端与驱动晶体管t1的第一极电连接,数据写入晶体管t7的栅极与第三扫描信号端电连接,用于根据第三扫描信号端传输的第三扫描信号s3导通或断开。阈值补偿晶体管t8的第一端与驱动晶体管t1的第二极电连接,阈值补偿晶体管t8的第二端与第一节点n1电连接,阈值补偿晶体管的栅极与第三扫描信号端电连接,用于根据第
三扫描信号端传输的第三扫描信号s3导通或断开。其中,阈值补偿晶体管t8也可以是双栅晶体管,但不限于此,可根据实际需求进行设置,图14和图15仅为示例性的示出。
121.此外,继续参考图14和图15,第一像素电路101和第二像素电路102还可以包括存储电容c和阳极复位模18。其中,存储电容c的第一极板与驱动晶体管t1的第一极电连接,存储电容c的第二极板与第二节点n2电连接,用于付出写入第二节点n2的电位。阳极复位模块18包括阳极复位晶体管t9,阳极复位晶体管t9的第一端与阳极复位信号端电连接,阳极复位晶体管t9的第二端与发光元件14的阳极电连接,阳极复位晶体管t9的栅极与第四扫描信号端电连接,用于根据第四扫描信号端提供的第四扫描信号s4导通或断开,并在阳极复位晶体管t9导通时将阳极复位信号端提供的阳极复位信号vref1写入发光元件14的阳极,以避免上一帧写入的电压信号的影响,提高显示面板100的显示效果。
122.可选的,图16为本发明实施例提供的又一种显示面板的结构示意图,图17为本发明实施例提供的又一种第一像素电路的结构示意图,图18为本发明实施例提供的又一种第二像素电路的结构示意图,结合参考图17和图18所示,各级第一移位寄存单元31中,第i级第一移位寄存单元31的信号输出端分别与第i行像素电路10的阈值补偿模块16电连接以及第i+1行像素电路10的复位模块12的第一控制端c1电连接;其中,i为正整数;第一扫描信号s1还用于控制阈值补偿模块16导通或断开。
123.具体的,第i行像素电路10的阈值补偿模块16在数据写入阶段,能够根据第i级第一移位寄存单元31的信号输出端输出第一扫描信号s1的使能电平导通,同时,由于第i级第一移位寄存单元31的信号输出端输出第一扫描信号s1的使能电平还会传输至第i+1行像素电路10的复位模块12的第一控制端c1,在第i+1行像素电路10为第二像素电路102时,可使得第i+1行第二像素电路102的复位模块12导通时,从而使得第i+1行第二像素电路102的复位模块12能够将复位信号vref写入第一节点n1。而在第i+1行像素电路10为第二像素电路102时,若第二驱动信号线40传输的第二驱动信号cref为使能电平,可使得第i+1行第二像素电路102的复位模块12第二驱动信号cref的使能电平以及第i级第一移位寄存单元31输出的第一扫描信号s1的使能电平的同时作用下导通,从而使得第i+1行第二像素电路102的复位模块12能够将复位信号vref写入第一节点n1。如此,通过设置各级第一移位寄存单元31中,第i级第一移位寄存单元31的信号输出端分别与第i行像素电路10的阈值补偿模块16电连接以及第i+1行像素电路10的复位模块12的第一控制端c1电连接,使得第i行像素电路10的阈值补偿模块16与第i+1行像素电路10的复位模块12的第一控制端c1由同一扫描信号驱动,利于简化线路布局。
124.示例性的,以第i行第二像素电路102和第i+1行第二像素电路102在数据写入帧t1的驱动时序为例,图19为本发明实施例提供的一种第二像素电路的驱动时序图,结合参考图16、图18和图19所示,数据写入帧t1包括第一非发光阶段t10和发光阶段t20,第一非发光阶段t10包括复位阶段t11和数据写入阶段t12。
125.在第i行第二像素电路102工作在数据写入阶段t12时,第i级移位寄存单元31的信号输出端输出的第一扫描信号s1(i)为使能电平(即低电平信号),控制阈值补偿模块16导通,且第一驱动信号线20传输到的第一驱动信号d(即d1(i)~dm(i))的使能电平(即低电平信号)控制第i行第二像素电路102的节点控制模块13导通,使得数据写入模块15提供的数据信号data能够写入到第i行第二像素电路102的第二节点。与此同时,与第i级移位寄存单
元31的信号输出端电连接的第i+1行第二像素电路102的复位模块12的第一控制端c1接收第一扫描信号s1(i)的使能电平(即低电平信号),从而使得第一扫描信号s1(i)的使能电平(即低电平信号)可以控制第i+1行第二像素电路102的复位模块12导通,由于第一驱动信号线20传输到的第一驱动信号d(即d1(i)~dm(i))为使能电平(即低电平信号)同时可以控制第i+1行第二像素电路102的节点控制模块13导通,如此,在第i行第二像素电路102工作在数据写入阶段t12时,第i+1行第二像素电路102的复位模块16提供的复位信号vref同时能够对第i+1行第二像素电路102的第二节点nn2的电位进行复位。
126.可选的,图20为本发明实施例提供的又一种显示面板的驱动时序图,结合参考图16和图20,当第i行像素电路10位于高频显示区aa1,第i+1行像素电路10位于低频显示区aa2时,第i+1行像素电路aa2为第一像素电路101;低频显示区aa2中除第一像素电路101外的其它像素电路10均为第二像素电路102。在第一保持帧t201,第二驱动信号cref的非使能电平的起始时刻位于第i级第一移位寄存单元31输出的第一扫描信号s1的使能电平的起始时刻之前,且位于第i-1级第一移位寄存单元31输出的第一扫描信号s1的使能电平的终止时刻之后;其中,i为大于或等于2的正整数。
127.示例性的,以高频显示区aa1和低频显示区aa2沿列方向y排布为例,继续参考图16、图17、图18和图20,低频显示区aa2中除第一像素电路101外的其它像素电路10均为第二像素电路102,高频显示区aa1中的像素电路10均为第二像素电路102。在第一保持帧t201,第i级第一移位寄存单元31电连接的第i行第二像素电路102位于高频显示区aa1,仍具有完整的驱动周期,当第i行第二像素电路102进入复位阶段t11,第i-1级第一移位寄存单元31输出的第一扫描信号s1(即s1(i-1))的使能电平(即低电平信号)控制第i行第二像素电路102的复位模块12导通,以保证第i行第二像素电路102能够在复位阶段t11对第二节点n2进行复位。当第i行第二像素电路102进入数据写入阶段t12,第i级第一移位寄存单元31输出的第一扫描信号s1(即s1(i))的使能电平(即低电平信号)在控制第i行第二像素电路102的阈值补偿模块16导通的同时,还将第一扫描信号s1(即s1(i))的使能电平(即低电平信号)传输至第i+1行第一像素电路101的复位模块12的第一控制端c1,由于第i+1行第一像素电路101位于低频显示区aa2,此时可通过控制与第i+1行第一像素电路101的复位模块12电连接的第二驱动信号线40传输的第二驱动信号cref为非使能电平(即高电平信号),可使得第i+1行第一像素电路101的复位模块12仍为断开状态,从而避免对第i+1行第一像素电路101的第二节点n2进行复位,保证第i+1行第一像素电路101的第二节点n2的电位维持不变,从而使得低频显示区aa2的显示画面维持不变。
128.进一步的,第一像素电路101还可以设置在高频显示区aa1,可根据实际需求进行设置,此处不做具体限定,例如,设置第i行像素电路10为第一像素电路101,如此,通过设置高频显示区第i+1行第一像素电路101的复位模块12电连接的第二驱动信号线40传输的第二驱动信号cref为非使能电平(即高电平信号)起始时刻位于第i级第一移位寄存单元31输出的第一扫描信号s1的使能电平(即低电平信号)的起始时刻之前,且位于第i-1级第一移位寄存单元31输出的第一扫描信号s1的使能电平的终止时刻之后,既可以保证第i+1行第一像素电路101的第二节点n2的电位不被复位,又可以保证第i行像素电路10的复位模块12能够在复位阶段t11正常导通,使得第i行像素电路10的第二节点n2能够被复位,从而保证高频显示区aa1和低频显示区aa2能够实现分频显示,并保证良好的显示效果,扩大显示面
板100应用场景。
129.此外,继续参考图17、图18和图20,在第一保持帧t201,由于第i+1行第一像素电路101在第二非发光阶段t30不包括数据写入阶段t12,因此,需要使得与第i+1行第一像素电路101的阈值补偿模块16电连接的第i+1级第一移位寄存单元31的信号输出端输出的第一扫描信号s1(即s1(i+1))为非使能电平(即高电平信号),以保证第二节点n2的电位维持不变,从而保证低频显示区aa2的显示画面维持不变。
130.可选的,图21为本发明实施例提供的又一种显示面板的结构示意图,图22为本发明实施例提供的又一种第一像素电路的结构示意图,图23为本发明实施例提供的又一种第二像素电路的结构示意图,结合参考图21至图23所示,非显示区na还包括第二移位寄存器50,第二移位寄存器50包括多个级联设置的第二移位寄存单元51,各级第二移位寄存单元51的信号输出端输出的第二扫描信号s2的使能电平依次移位。其中,每一级第二移位寄存单元51的信号输出端与位于同一行的至少部分像素电路10的数据写入模块15电连接;其中,至少在数据写入帧t1,同一像素电路10中,第一扫描信号s1的使能电平时间与第二扫描信号s2的使能电平时间交叠。
131.具体的,第一移位寄存器30和第二移位寄存器50可以位于显示区aa的同一侧或者分别位于显示区aa的两侧,本发明实施例对此不做具体限定,可根据实际需求进行设置,图21仅为示例性的示出,但不限于此。
132.示例性的,以第i行像素电路10为第二像素电路102,且位于低频显示区aa2为例,图24为本发明实施例提供的另一种第二像素电路的驱动时序图,结合参考图21、图23和图24所示,低频显示区aa2的一帧画面时间包括数据写入帧t1和至少一个保持帧t2;数据写入帧t1包括第一非发光阶段t10和发光阶段t20;第一非发光阶段t10包括复位阶段t11和数据写入阶段t12;保持帧t2包括第二非发光阶段t30和发光阶段t20;第二非发光阶段t30未设置复位阶段和数据写入阶段;至少部分保持帧t2为第一保持帧t201。
133.在数据写入帧t1,第i行第二像素电路102具有完整的驱动周期,其中在数据写入阶段t12,第i级第一移位寄存单元31的信号输出端输出的第一扫描信号s1(s1(i))为使能电平(即低电平信号),以控制阈值补偿模块16导通,同时第i级第二移位寄存单元51的信号输出端输出的第二扫描信号s2也为使能电平(即低电平信号),以控制数据写入模块15导通,此时,第一驱动信号线20传输的第一驱动信号d也为使能电平(即低电平信号),使得数据信号能够依次通过导通的数据写入模块15、驱动晶体管t1、阈值补偿模块16和节点控制模块13写入到第二节点n2,保证第二像素电路102在发光阶段t20的正常发光显示。而在第一保持帧t201,由于第一驱动信号线20输出的第一驱动信号d为非使能电平(即高电平信号),使得第i行第二像素电路102的节点控制模块13断开,且第i级第一扫描信号s1为非使能电平(即高电平信号),使得第i行第二像素电路102的阈值补偿模块16断开,可使得第ii行第二像素电路102在非发光阶段t30不存在复位阶段和数据写入阶段,即不会对第二节点n2的电位进行复位和写入数据信号,从而能够保证第二节点n2的电位不变,使得低频显示区aa2的显示画面维持不变。
134.继续参考图24,由于各级第二移位寄存单元51的信号输出端输出的第二扫描信号s2的使能电平依次移位,使得在第一保持帧t201,第i行第二扫描信号s2在数据写入阶段t12仍为使能电平(即低电平信号),可以控制第i行第二像素电路102的数据写入模块15在
此阶段导通,使得数据信号data写入到驱动晶体管t1的第一极,如此,可以对驱动晶体管t1的第一极的电位进行高频复位,可以减少第一非发光阶段t10和第二非发光阶段t30内驱动晶体管t1的第一极的电压差异,使两个时段内驱动晶体管t1的偏压趋于一致,不仅改善了低频驱动下画面切换时的拖影问题,还减小了数据写入帧t1和保持帧t2中发光初期亮度上升快慢的差异,有效改善了低频、低灰阶显示下的画面闪烁现象。
135.可选的,继续参考图22和图23,每一级第二移位寄存单元51的信号输出端还可以与位于同一行的至少部分像素电路10的阳极复位模块18电连接,或者,第i级第二移位寄存单元51的信号输出端与第i行像素电路10的数据写入模块电连接以及与第i+1行像素电路10的阳极复位模块18电连接,以使得各级第二移位寄存单元51的信号输出端输出的第二扫描信号s2还能够控制阳极复位模块18导通或关断,并在第二扫描信号s2为使能电平(即低电平信号)时控制阳极复位模块18导通,使得阳极复位信号vref1能够写入到发光元件14的阳极,以避免上一帧写入的电压信号的影响,提高显示面板100的显示效果。
136.可选的,图25为本发明实施例提供的一种移位寄存器的结构示意图,如图25所示,第一移位寄存器30中的第一移位寄存单元31与第二移位寄存器50中第二移位寄存单元51为同一移位寄存单元60;移位寄存单元60包括第一信号输出端out1和第二信号输出端out2,第一信号输出端out1为第一移位寄存单元31的信号输出端,第二信号输出端out2为第二移位寄存单元50的信号输出端。
137.示例性的,图25示出了第一级移位寄存单元60至第四级移位寄存单元60(即asg1、asg2、asg3和asg4)的结构示意图,其中,第一级移位寄存单元60的输入端in与传输启动脉冲信号stv的启动脉冲信号线stv电连接。移位寄存单元60的第一信号输出端out1为第一移位寄存单元31的信号输出端,第二信号输出端out2为第二移位寄存单元50的信号输出端,使得第一级移位寄存单元60至第四级移位寄存单元60的第一信号输出端out1均输出第一扫描信号s1(即s11、s12、s13和s14),第一级移位寄存单元60至第四级移位寄存单元60的第二信号输出端out2均输出第二扫描信号s2(即s21、s22、s23和s24)。如此,通过设置第一移位寄存器30中的第一移位寄存单元31与第二移位寄存器50中第二移位寄存单元51为同一移位寄存单元60,可以减少移位寄存器的设置数量,利于简化电路结构,进而利于显示面板100的窄边框设计。
138.值得注意的是,由于各级第二移位寄存单元51的信号输出端(即第二输出端out2)输出的第二扫描信号s2的使能电平依次移位,如此,可使得从第二级移位寄存单元60到第四级移位寄存单元60的各级移位寄存单元的信号输入端in与其上一级移位寄存单元的第二信号输出端out2电连接,以保证移位寄存器的正常工作。
139.可选的,图26为本发明实施例提供的一种移位寄存单元的结构示意图,如图26所示,移位寄存单元60包括第一时钟端sck、第二时钟端sckb、第三时钟端rck、第一电平端vgl、第二电平端vgh、信号输入端in、第一信号输出端out1、第二信号输出端out2、第一控制模块61、第二控制模块62、互控模块63、第一输出模块64和第二输出模块65。
140.同一移位寄存单元60中:
141.第一控制模块61与第一输出模块64和第二输出模块65电连接于第三节点n3;第一控制模块61还分别与第一时钟端sck和信号输入端in电连接;第一控制模块61用于响应第一时钟端sck的第一时钟信号sck以及信号输入端in的输入信号vin,控制第三节点n3的电
位。
142.第二控制模块62与第一输出模块out1和第二输出模块ou2电连接于第四节点n4;第二控制模块62还分别与第一时钟端sck和第一电平端vgl电连接;第二控制模块62用于响应第一时钟端sck的第一时钟信号sck和第一电平端vgl的第一电平信号vgl,控制第四节点n4的电位。
143.互控模块63分别与第三节点n3、第四节点n4、第一时钟端sck、第二时钟端sckb和第二电平端vgh电连接;互控模块63用于响应第一时钟端sck的第一时钟信号sck和第三节点n3的电位,控制第四节点n4的电位,以及响应第二时钟端sckb的第二时钟信号sckb、第二电平端vgh的第二电平信号vgh和第四节点n4的电位,控制第三节点n3的电位。
144.第一输出模块64还分别与第三时钟端rck、第二电平端vgh和第一信号输出端out1电连接;第一输出模块64用于在第三节点n3的电位的控制下,控制第一信号输出端out1输出第三时钟端rck的第三时钟信号rck的时间,以及用于在第四节点n4的电位的控制下,控制第一信号输出端out1输出第二电平端vgh的第二电平信号vgh的时间。
145.第二输出模块65还分别与第二时钟端sckb、第二电平端vgh和第二信号输出端out2电连接;第二输出模块65用于在第三节点n3的电位的控制下,控制第二信号输出端out2输出第二时钟端sckb的第二时钟信号sckb的时间,以及用于在第四节点n4的电位的控制下,控制第二信号输出端out2输出第二电平端vgh的第二电平信号vgh的时间。
146.可以理解的是,本实施例中所提及的电连接可以是直接连接,例如第一控制模块61与第一时钟端sck电连接,可以是第一控制模块61直接与第一时钟端sck电连接;或者,电连接也可以是中间连接其他的元件,例如第一控制模块61与第一时钟端sck电连接,可以是第一控制模块61通过电阻、电容、电感、开关等器件与第一时钟端sck电连接。在能够实现本发明实施例的核心发明点的前提下,本发明实施例对电连接的定义不做具体限定。
147.示例性的,继续参考图26,第一控制模块61包括第一输入晶体管t1和第一稳压晶体管t2,第一输入晶体管t1的栅极与第一时钟端sck电连接,第一输入晶体管t1的第一极与信号输入端in电连接,第一输入晶体管t1的第二极与第三节点n3电连接。如此,第一时钟端sck的第一时钟信号sck能够控制第一输入晶体管t1导通或关闭,并在第一输入晶体管t1处于导通状态时,将信号输入端in的输入信号vin传输至第三节点n3。第三节点n3可以包括第一子节点n31和第二子节点n32,第一稳压晶体管t2的栅极与第一电平端vgl电连接,第一稳压晶体管t2的第一极与第一子节点n31电连接,第一稳压晶体管t2的第二极与第二子节点n32电连接,第一稳压晶体管t2在第一电平端vgl的第一电平信号vgl的控制下处于导通状态,可以将原第三节点n3的电位分摊在第一子节点n31与第二子节点n32处,避免第三节点n3发生变化而影响移位寄存电路10工作。如此,通过设置第一稳压晶体管t2,能够在第一子节点n31与第二子节点n32中的一个节点的电位异常时,对另一节点电连接的器件起到保护作用。
148.第二控制模块62可以包括第三晶体管t3,第三晶体管t3的栅极与第一时钟端sck电连接,第三晶体管t3的第一极与第一电平端vgl电连接,第三晶体管t3的第二极与第四节点n4电连接。如此,第一时钟端sck的第一时钟信号sck能够控制第三晶体管t3导通或关闭,并在第三晶体管t3处于导通状态时,将第一电平端vgl的第一电平信号vgl传输至第四节点n4。
149.互控模块63可以包括第四晶体管t4、第五晶体管t5和第六晶体管t6,第四晶体管t4的栅极与第三节点n3电连接,第四晶体管t4的第一极与第一时钟端sck电连接,第四晶体管t4的第二极与第四节点n4电连接,如此,第三节点n3的电位可以控制第三晶体管t3导通或关闭,并在第四晶体管t4处于导通状态时,将第一时钟端sck的第一时钟信号sck传输至第四节点n4。第五晶体管t5的栅极与第四节点n4电连接,第五晶体管t5的第一极与第二电平端vgh电连接,第五晶体管t5的第二极与第六晶体管t6的第一极电连接,第六晶体管t6的栅极与第二时钟端sckb电连接,第六晶体管t6的第二极与第三节点n3电连接,如此第四节点n4的电位可以控制第五晶体管t5导通或关闭,第二时钟端sckb的第二时钟信号sckb可以控制第六晶体管t6导通或关闭,并在第五晶体管t5和第六晶体管t6均处于导通状态时,将第二电平端vgh的第二电平信号vgh传输至第三节点n3。
150.第一输出模块64包括第一输出晶体管t11和第二输出晶体管t12;第一输出晶体管t11的栅极与第三节点n3电连接,第一输出晶体管t11的第一极与第三时钟端rck电连接,第一输出晶体管t11的第二极与第一信号输出端out1电连接;第二输出晶体管t12的栅极与第四节点n4电连接,第二输出晶体管t12的第一极与第二电平端vgh电连接,第二输出晶体管t2的第二极与第一信号输出端out1电连接。
151.可以理解的是,第一输出模块64还包括电连接于第一信号输出端out1与第三节点n3之间的第一电容c1,以及电连接于第二电平端vgh和第四节点n4之间的第二电容c2,以分别对第三节点n3和第四节点n4的电位进行存储,维持第三节点n3和第四节点n4的电位的稳定。
152.第二输出模块65包括第三输出晶体管t21和第四输出晶体管t22;第三输出晶体管t21的栅极与第三节点n3电连接,第三输出晶体管t21的第一极与第二时钟端sckb电连接,第三输出晶体管t21的第二极与第二信号输出端out2电连接;第四输出晶体管t22的栅极与第四节点n4电连接,第四输出晶体管t22的第一极与第二电平端vgh电连接,第四输出晶体管t22的第二极与第二信号输出端out2电连接。
153.可以理解的是,第二输出模块65还包括电连接于第二信号输出端out1与第三节点n3之间的第三电容c3,以及电连接于第二电平端vgh和第四节点n4之间的第四电容c4,以分别对第三节点n3和第四节点n4的电位进行存储,维持第三节点n3和第四节点n4的电位的稳定。
154.需要说明的是,图26仅示例性的示出移位寄存单元60的结构示意图,其中,第一控制模块61、第二控制模块62和互控模块63的结构包括但不限于图26所示。此外,各个模块中的晶体管的类型可以是p沟道晶体管,也可以为n沟道晶体管,本发明实施例对此也不做具体限定,图26仅示例性的示出了各个晶体管均为p沟道晶体管的结构示意图,但不限于此,本领域技术人员可根据需求设计,本发明对此不做具体限定。为便于描述,以下均以移位寄存单元60中各晶体管均为p沟道晶体管为例,对本发明实施例的技术方案进行实例性的说明。
155.可选的,图27为本发明实施例提供的另一种移位寄存器的结构示意图,如图27所示,各级移位寄存单元60中,第i+1级移位寄存单元60的信号输入端in与第i级移位寄存单元60的第二信号输出端out2电连接;第一级移位寄存单元60的信号输入端in接收启动脉冲信号stv;其中,i为正整数。第i级移位寄存单元60接收的第一时钟信号sck复用为第i+1级
移位寄存单元60接收的第二时钟信号sckb;和/或,第i级移位寄存单元60接收的第二时钟信号sckb复用为第i+1级移位寄存单元60接收的第一时钟信号sck。
156.可以理解的,各级移位寄存单元60包括第一时钟端sck、第二时钟端sckb和第三时钟端rck,即每级移位寄存单元60需要三个时钟信号,使得整个移位寄存器需要多个时钟信号,这将增加向移位寄存器中各移位寄存单元60提供时钟信号的驱动芯片中的信号端子的数量,不利于驱动芯片的低成本。同时,为确保各时钟信号传输过程中互不影响,需要设置具有相应间距和宽度的时钟信号传输线,用于分别传输不同的时钟信号,这将增加显示面板的边框尺寸,不利用显示面板的窄边框。
157.示例性的,图27示出了第一级移位寄存单元60至第四级移位寄存单元60(即asg1、asg2、asg3和asg4)的结构示意图,第一级移位寄存单元60的信号输入端in接收启动脉冲信号stv,从第二级移位寄存单元60到第四级移位寄存单元60的各级移位寄存单元的信号输入端in与其上一级移位寄存单元的第二信号输出端out2电连接。第一级移位寄存单元60中,第一时钟端sck与传输第一时钟信号sck的第一时钟信号线l1电连接,第二时钟端sckb与传输第二时钟信号sckb的第二时钟信号线l2电连接,第三时钟端rck与传输第三时钟信号rck的第四时钟信号线l4电连接。
158.由于第一时钟信号sck的使能电平的时间与第二时钟信号sckb的使能电平的时间不交叠,如此,可使相邻两级移位寄存单元60中,前一级移位寄存单元60的第一时钟信号sck复用为后一级移位寄存单元60的第二时钟信号sckb,减少向移位寄存器中各级移位寄存单元60提供的时钟信号的数量。或者,将前一级移位寄存单元60的第二时钟信号sckb复用为后一级移位寄存单元60的第一时钟信号sck,同样利于减少向移位寄存器中各级移位寄存单元60提供的时钟信号的数量。图27示例性示出了第i级移位寄存单元60接收的第一时钟信号sck复用为第i+1级移位寄存单元60接收的第二时钟信号sckb,且第i级移位寄存单元60接收的第二时钟信号sckb复用为第i+1级移位寄存单元60接收的第一时钟信号sck的结构示意图,但不限于此。以i=1为例,第一级移位寄存单元60的第一时钟端sck与第二级移位寄存单元60的第二时钟端sckb均与第一时钟信号线l1电连接,以及第一级移位寄存单元60的第二时钟端sckb与第二级移位寄存单元60的第一时钟端sck均与第二时钟信号线l2电连接。如此,利于减小为移位寄存器中各级移位寄存单元60提供时钟信号的驱动芯片中的信号端子的数量,有利于驱动芯片的低成本。同时,当向移位寄存器中各级移位寄存单元60提供的时钟信号的数量减少时,有利于减少用于传输时钟信号的信号线的数量,从而有利于显示面板100的窄边框。
159.可选的,继续参考图18,第i级移位寄存单元60接收的第一时钟信号sck复用为第i+2级移位寄存单元60接收的第一时钟信号sck;第i级移位寄存单元60接收的第二时钟信号sckb复用为第i+2级移位寄存单元60接收的第二时钟信号sckb。
160.第i级移位寄存单元60接收的第一时钟信号sck复用为第i+2级移位寄存单元60接收的第一时钟信号sck,即第i级移位寄存单元60的第一时钟端sck与第i+2级移位寄存单元60的第一时钟端sck电连接与同一时钟信号线,以减少用于向各级移位寄存单元60传输第一时钟信号sck的时钟信号线的数量。同理,第i级移位寄存单元60接收的第二时钟信号sckb复用为第i+2级移位寄存单元60接收的第二时钟信号sckb,即第i级移位寄存单元60的第二时钟端sckb与第i+2级移位寄存单元60的第二时钟端sckb可以与同一时钟信号线电连
接,以减少用于向各级移位寄存单元60传输第二时钟信号sckb的时钟信号线的数量。如此,可以减小为移位寄存器中各级移位寄存单元60提供时钟信号的驱动芯片中的信号端子的数量,简化结构且降低成本,同时还可以减少用于传输时钟信号的信号线的数量,从而有利于显示面板的窄边框。
161.可选的,继续参考图27,第i级移位寄存单元60接收的第三时钟信号rck的有效脉冲的时间与第i+1级移位寄存单元60接收的第三时钟信号rck的有效脉冲的时间不交叠。
162.可以理解的是,通常一个高电平信号和与其连续的一个低电平信号构成一个脉冲周期,第i级移位寄存单元60接收的第三时钟信号rck的有效脉冲的时间与第i+1级移位寄存单元60接收的第三时钟信号rck的有效脉冲的时间不交叠,即第i级移位寄存单元60接收的第三时钟信号rck与第i+1级移位寄存单元60接收的第三时钟信号rck的使能电平(例如低电平信号)互不交叠。如此,在第i级移位寄存单元60接收的第三时钟信号rck为低电平信号时,第i级移位寄存单元60接收的第三时钟信号rck为高电平信号,反之在第i级移位寄存单元60接收的第三时钟信号rck为高电平信号时,第i级移位寄存单元60接收的第三时钟信号rck为低电平信号。如此,可以保证相邻两级移位寄存单元60能够正常工作,第i级移位寄存单元60的第三时钟端rck与第i+1级移位寄存单元60的第三时钟端rck可以分别电连接与不同的信号线,图27示例性的示出在第一级移位寄存单元60的第三时钟端rck与第四时钟信号线l4电连接,第二级移位寄存单元60的第三时钟端rck与第三时钟信号线l3电连接,但不限于此。
163.可选的,图28为本发明实施例提供的一种移位寄存器的驱动时序图,结合参考图26、图27和图28所示,移位寄存器的每个驱动周期包括第一阶段t01和第二阶段t02,第一阶段t01的时间与数据写入帧t1的时间交叠,第二阶段t02的时间与保持帧t2的时间交叠。至少在第一阶段t01,第i级移位寄存单元60接收的第三时钟信号rck与第i级移位寄存单元60接收的第二时钟信号sckb相同,和/或,第i级移位寄存单元60接收的第三时钟信号rck与第i+1级移位寄存单元60接收的第一时钟信号sck相同。
164.参考图27,图27示出了第i级移位寄存单元60的第二时钟端sckb与第二时钟信号线l2电连接以及第三时钟端rck与第四时钟信号线l4电连接,第i+1级移位寄存单元60的第二时钟端sckb与第一时钟信号线l1电连接以及第三时钟端rck与第三时钟信号线l3电连接,其中i为正整数。在第一阶段t01,各级移位寄存单元60工作在数据写入帧t1,第i级移位寄存单元60接收的第三时钟信号rck与第i级移位寄存单元60接收的第二时钟信号sckb相同,则第一时钟信号线l1传输的时钟信号与第三时钟信号线l3传输的时钟信号相同,以及第二时钟信号线l2传输的时钟信号与第四时钟信号线l4传输的时钟信号相同,如此,当移位寄存单元60工作在第一阶段t01内,可以使得第一时钟信号线l1和第三时钟信号线l3由驱动芯片中的同一信号端子提供信号,以及第二时钟时钟信号线l2和第四时钟信号线l4由驱动芯片中的同一信号端子提供信号,以降低功耗。此外,当第i级移位寄存单元60接收的第二时钟信号sckb复用为第i+1级移位寄存单元60接收的第一时钟信号sck,第i级移位寄存单元60接收的第三时钟信号rck还可以与第i+1级移位寄存单元60接收的第一时钟信号sck相同。
165.继续参考图26至图28,当移位寄存单元60接收到的第一时钟信号sck为低电平、第二时钟信号sckb为高电平以及第三时钟信号rck为高电平时,第一输入晶体管t1和第一稳
压晶体管t2均导通,移位寄存单元60的信号输入端in将接收的上一级移位寄存单元60输出的使能电平(即低电平信号)写入第三节点n3,使得第三节点n3的电位为低电平,同时第三晶体管t3导通,使得第一电平端vgl的第一电平信号vgl(即低电平信号)传输至第四节点n4,并且互控模块63中的第四晶体管t3在第三节点n3的电位的控制下导通,使得第一时钟信号sck传输至第四节点n4,以维持第四节点n4的电位为低电平,而互控模块63中的第五晶体管t5在第四节点n4的电位的控制下导通,第六晶体管t6在第二时钟信号sckb的高电平电位的控制下关断,使得第三节点n3的电位维持在低电平。如此,第一输出模块64中的第一输出晶体管t11和第二输出晶体管t12,以及第二输出模块65中的第三输出晶体管t21和第四输出晶体管t22分别在第三节点n3和第四节点n4的低电平的电位控制下均导通,此时第三时钟信号rck的高电平和第二电平端vgh的第二电平信号vgh(即高电平信号)相同,以及第二时钟信号sckb的高电平和第二电平端vgh的第二电平信号vgh(即高电平信号)相同,使得第一信号输出端out1输出的第一扫描信号s1为非使能电平(即高电平信号),第二信号输出端out2输出的第二扫描信号s2为非使能电平(即高电平信号)。
166.同理,当移位寄存单元60接收到的第一时钟信号sck为高电平、第二时钟信号sckb为低电平以及第三时钟信号rck为低电平时,第一输入晶体管t1关断,信号输入端in的输入信号vin无法传输至第三节点n3,使得第三节点n3的电位维持在低电平,并且第三晶体管t3关断,第一电平端vgl的第一电平信号vgl(即低电平信号)无法传输至第四节点n4。此时,互控模块63的第四晶体管t4在第三节点n3的电位的控制下导通,使得第一时钟信号sck的高电平传输至第四节点n4,进而使得互控模块63中的第五晶体管t5在第四节点n4的电位的控制下关断,使得第二电平端vgh的第二电平信号vgh(即高电平信号)无法传输至第三节点n3,以保证第三节点n3的电位继续稳定在低电平。如此,第一输出模块64中的第一输出晶体管t11在第三节点n3的电位的控制下导通,第二输出晶体管t12在第四节点n4的电位的控制下关断,使得第一信号输出端out1输出的第一扫描信号s1为第三时钟信号rck的低电平信号。同时,第二输出模块65中的第三输出晶体管t21在第三节点n3的电位的控制下导通,第四输出晶体管t22在第四节点n4的电位的控制下关断,使得第二信号输出端out2输出的第二扫描信号s2为第二时钟信号sckb的低电平信号。
167.基于上述移位寄存单元60的工作原理,示例性的,以高频显示区aa1和低频显示区aa2沿列方向y排列各级移位寄存单元60中的晶体管均为p沟道晶体管为例。
168.继续参考图21至图23、图26至图28,在第一阶段t01,各级移位寄存单元60工作在数据写入帧t1,第一时钟信号sck、第二时钟信号sckb和第三时钟信号rck均包括多个有效脉冲,第一时钟信号sck的有效脉冲的时间与第二时钟信号sckb的有效脉冲的时间互不交叠,第二时钟信号sckb的有效脉冲的时间与第三时钟信号rck的有效脉冲的时间交叠,如此,第一时钟信号sck为高电平、第二时钟信号sckb为低电平以及第三时钟信号rck为低电平时,可以控制第一输出模块64将第三时钟信号rck传输至第一信号输出端out1,以及第二输出模块65将第二时钟信号sckb传输至第二信号输出端out2,使得移位寄存器中各级移位寄存单元的第一信号输出端out1输出的第一电平信号s1依次移位,以及第二信号输出端out2输出的第二电平信号s2依次移位,并且第一电平信号s1的使能电平时间和第二电平信号s2的使能电平时间交叠。图28示例性的示出了与第i行像素电路10电连接的第i级移位寄存单元60输出的第一电平信号s1(i)和第二扫描信号s2(i)以及与第i+n行像素电路10电连
接的第i+n级移位寄存单元60输出的第一电平信号s1(i+n)和第二扫描信号s2(i+n)的时序。
169.在第二阶段t02,各级移位寄存单元60工作在保持帧t2,第一时钟信号sck、第二时钟信号sckb可以仍然均包括多个有效脉冲,使得第二信号输出端out2输出的第二电平信号s2依次移位,以对像素电路10的驱动晶体管t1的第一极的电位进行高频复位,减小数据写入帧t1和保持帧t2驱动晶体管t1的第一极的电压差异,改善残影问题。由于第i行像素电路10位于高频显示区aa1,即第i行像素电路10仍需要具备完成的驱动周期,即在复位阶段接收的第一扫描信号s1为使能电平(即低电平信号),此时,与第i行像素电路10电连接的第i级移位寄存单元60的接收到的第三时钟信号rck需要为低电平,以保证第i级移位寄存单元60的第一信号输出端out1输出的第一扫描信号s1(即s1(i))为使能电平。然而,对于位于低频显示区aa2的第i+n行像素电路10,由于第i+n行像素电路10的阈值补偿模块16在保持帧t2断开,以避免影响像素电路10的第二节点n2的电位的稳定,即控制与第i+n行像素电路10的阈值补偿模块16电连接的第i+n级移位寄存单元60的第一信号输出端out1输出的第一扫描信号s1为非使能电平(即高电平信号),此时,与第i+n行像素电路10电连接的第i+n级移位寄存单元60的接收到的第三时钟信号rck需要为高电平,以保证第i+n级移位寄存单元60的第一信号输出端out1输出的第一扫描信号s1(即s1(i+n))为非使能电平。
170.如此,通过设置移位寄存单元60的第一输出模块64的第一信号输出端out1输出第一扫描信号s1,第二输出模块65d第二信号输出端out2输出第二扫描信号s2,可以减少移位寄存器的设置数量,利于显示面板的窄边框设计。其中,在移位寄存单元60的第三节点n3的电位为是使能电位时,可使得第一输出模块64的第一信号输出端out1输出的第一扫描信号s1为第三时钟信号rck,第二输出模块65的第二信号输出端out2输出的第二扫描信号s2为第二时钟信号sckb,进而通过控制与低频显示区aa2的像素电路10电连接的移位寄存单元60接收的第二时钟信号sckb为非使能电平,可使得低频显示区aa2的像素电路10在保持帧t2维持当前显示画面不变,从而实现显示面板100的高频和低频的分区显示。
171.需要说明的是,根据显示面板100中高频显示区aa1和低频显示区aa2的划分方式不同,各级移位寄存单元60输出的第二扫描信号s2的时序也会不同,可参考上文描述并根据实际情况进行设置,本发明实施例在此不再详细赘述,图28为示例性的示出,但不限于此。例如,当高频显示区aa1和低频显示区aa2沿行方向x排列时,第i行像素电路10位于高频显示区aa1,第i+n行像素电路10位于低频显示区aa2,i和n均为正整数,图29示出了移位寄存器的另一种驱动时序图,与低频显示区aa2的第i行像素电路。第i行像素电路10位于高频显示区aa1,第i+n行像素电路10位于低频显示区aa2,i和n均为正整数,图29示出了移位寄存器的另一种驱动时序图,与图28不同的是,在第二阶段t02,第一扫描信号s1仍然保持依次移位,以使得同一行像素电路10中位于高频显示区aa1的像素电路10保持正常工作,进而使得高频显示区aa1的画面正常显示,具体工作过程此处不再赘述,可参考上文描述。而低频显示区aa2的像素电路10在保持帧t2,可以通过控制与低频显示区aa2的像素电路10的节点控制模块13电连接的第一驱动信号线20传输的第一驱动信号d为非使能电平(即高电平信号),来控制低频显示区aa2的像素电路10的第二节点n2电位保持不变,实现低频显示区aa2维持显示画面不变,具体工作过程此处不再赘述,可参考上文描述。
172.基于同一发明构思,本发明实施例还提供了一种显示面板的驱动方法,适用于上
述任一实施例提供的显示面板100,图30为本发明实施例提供的一种显示面板的驱动方法的流程图,如图30所示,显示面板的驱动方法包括:
173.s101、获取显示面板的显示模式以及显示信号。
174.其中,显示模式可以包括高频显示模式、低频显示模式或者部分高频显示和部分低频显示模块,不同显示面板的显示模式可通过相应的控制信号识别,此处不做具体限定。
175.高频显示模式和低频显示模式对应的显示信号也会不同,可以理解的是,高频显示模式对应的显示画面的刷新频率大于低频显示模式对应的显示画面的刷新频率,如此,显示信号可以是由显示画面的刷新频率进行表征,此处不做具体限定,可根据实际需求进行设置。
176.s102、在确定显示面板的显示模式为第一显示模式时,根据显示信号确定显示面板的高频显示区和低频显示区。
177.其中,高频显示区中像素电路的复位模块的导通周期为t11,高频显示区中像素电路的节点控制模块的导通周期为t12;低频显示区中像素电路的复位模块的导通周期为t21,低频显示区中像素电路的节点控制模块的导通周期为t22;t21》t11,和/或,t22》t12。
178.本实施例中,显示面板中的驱动芯片可以获取显示面板的显示模式以及显示信号,通过显示模式可以确定显示面板是否处于第一显示模式,其中,第一显示模式表示显示面板包括高频显示区和低频显示区,当确定显示面板的显示模式为第一显示模式时,可以进一步的根据显示信号确定显示面板的高频显示区和低频显示区的具体位置。可以理解的,高频显示区中像素电路的复位模块的导通周期和节点控制模块的导通周期均小于或等于高频显示区的一帧显示画面的时间,低频显示区中像素电路的复位模块的导通周期和节点控制模块的导通周期均小于或等于低频显示区的一帧显示画面的时间,由于高频显示区显示画面的刷新频率大于低频显示区显示画面的刷新频率,使得高频显示区中像素电路的复位模块的导通周期小于或等于低频显示区中像素电路的复位模块的导通周期,以及高频显示区中像素电路节点控制模块的导通周期小于或等于低频显示区中像素电路的节点控制模块的导通周期。如此,设置高频显示区中像素电路的复位模块的导通周期为t11,高频显示区中像素电路的节点控制模块的导通周期为t12;低频显示区中像素电路的复位模块的导通周期为t21,低频显示区中像素电路的节点控制模块的导通周期为t22,使得t21》t11,和/或,t22》t12,可使得显示面板实现部分区域高频显示以及部分区域低频显示的功能,并可以任意划分高频显示区和低频显示区的位置,以降低显示面板的功耗,从而扩大显示面板的应用范围。
179.基于同一发明构思,本发明实施例还提供了一种显示装置,图31为本发明实施例提供的一种显示装置的结构示意图,如图31所示,该显示装置200包括本发明任一实施例提供的显示面板100,本发明实施例提供的显示装置200可以手机,也可以为任何具有显示功能的电子产品,包括但不限于以下类别:电视机、笔记本电脑、桌上型显示器、平板电脑、数码相机、智能手环、智能眼镜、车载显示器、医疗设备、工控设备、触摸交互终端等,本发明实施例对此不作特殊限定。
180.注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明
进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

技术特征:
1.一种显示面板,其特征在于,包括:显示区;所述显示区包括阵列排布的多个像素电路,所述像素电路包括驱动模块、复位模块、节点控制模块和发光元件;同一所述像素电路中,所述驱动模块用于在发光阶段为所述发光元件提供驱动电流;所述驱动模块包括驱动晶体管;所述复位模块与所述节点控制模块电连接于第一节点;所述复位模块用于在复位阶段导通,以向所述第一节点提供复位信号;所述节点控制模块与所述驱动晶体管的栅极电连接于第二节点;所述节点控制模块用于在所述复位阶段和数据写入阶段导通,控制所述第一节点的信号传输至与所述第二节点;在所述显示面板的显示模式为第一模式时,所述显示面板包括高频显示区和低频显示区;所述高频显示区中所述像素电路的所述复位模块的导通周期为t11,所述高频显示区中所述像素电路的所述节点控制模块的导通周期为t12;所述低频显示区中所述像素电路的所述复位模块的导通周期为t21,所述低频显示区中所述像素电路的所述节点控制模块的导通周期为t22;其中,t21>t11,和/或,t22>t12。2.根据权利要求1所述的显示面板,其特征在于,还包括:位于所述显示区一侧的非显示区;所述显示区包括多条第一驱动信号线,所述非显示区包括第一移位寄存器;多个所述像素电路构成多个像素电路组;每个所述像素电路组包括至少一列所述像素电路;所述第一移位寄存器包括多个级联设置的第一移位寄存单元,每一级所述第一移位寄存单元的信号输出端与位于同一行的至少部分所述像素电路的复位模块电连接;所述第一移位寄存单元用于输出控制所述复位模块导通或断开的第一扫描信号;每条所述第一驱动信号线与同一所述像素电路组中各所述像素电路的节点控制模块电连接;所述第一驱动信号线用于传输控制所述节点控制模块导通或断开的第一驱动信号。3.根据权利要求2所述的显示面板,其特征在于,所述高频显示区和所述低频显示区沿所述像素电路的列方向排列;在所述显示面板的显示模式为第一模式时,t21>t11,且t22>t12。4.根据权利要求3所述的显示面板,其特征在于,所述低频显示区的一帧画面时间包括数据写入帧和至少一个保持帧;所述数据写入帧包括第一非发光阶段和所述发光阶段;所述第一非发光阶段包括所述复位阶段和所述数据写入阶段;所述保持帧包括第二非发光阶段和所述发光阶段;所述第二非发光阶段未设置所述复位阶段和所述数据写入阶段;至少部分所述保持帧为第一保持帧;在所述数据写入帧,各级所述第一移位寄存单元依次输出控制所述复位模块导通的所述第一扫描信号的使能电平;所述第一驱动信号线传输控制所述节点控制模块导通的所述第一驱动信号的使能电平;在所述第一保持帧,与所述高频显示区中所述像素电路的所述复位模块电连接的各所述第一移位寄存单元依次输出所述第一扫描信号的使能电平,与所述低频显示区中所述像素电路的所述复位模块电连接的各所述第一移位寄存单元均输出所述第一扫描信号的非使能电平;与所述高频显示区中所述像素电路的所述节点控制模块电连接的所述第一驱动信号线传输所述第一驱动信号的使能电平,与所述低频显示区中所述像素电路的所述节点
控制模块电连接的所述第一驱动信号线传输所述第一驱动信号的非使能电平。5.根据权利要求2所述的显示面板,其特征在于,所述高频显示区和所述低频显示区沿所述像素电路的行方向排列;在所述显示面板的显示模式为第一模式时,t21=t11且t22>t12。6.根据权利要求5所述的显示面板,其特征在于,所述低频显示区的一帧画面时间包括数据写入帧和至少一个保持帧;所述数据写入帧包括第一非发光阶段和所述发光阶段;所述第一非发光阶段包括所述复位阶段和所述数据写入阶段;所述保持帧包括第二非发光阶段和所述发光阶段;所述第二非发光阶段未设置所述复位阶段和所述数据写入阶段;至少部分所述保持帧为第一保持帧;在所述数据写入帧,各级所述第一移位寄存单元依次输出控制所述复位模块导通的所述第一扫描信号的使能电平;所述第一驱动信号线传输控制所述节点控制模块导通的所述第一驱动信号的使能电平;在所述第一保持帧,各级所述第一移位寄存单元依次输出所述第一扫描信号的使能电平;与所述高频显示区中所述像素电路的所述节点控制模块电连接的所述第一驱动信号线传输所述第一驱动信号的使能电平,与所述低频显示区中所述像素电路的所述节点控制模块电连接的所述第一驱动信号线传输所述第一驱动信号的非使能电平。7.根据权利要求2所述的显示面板,其特征在于,所述低频显示区包括第一低频显示区和第二低频显示区;所述第一低频显示区与所述高频显示区沿所述像素电路的列方向排列,所述第二低频显示区与所述高频显示区沿所述像素电路的行方向排列;所述第一低频显示区中所述像素电路的复位模块的导通周期为t211,所述第二低频显示区中所述像素电路的复位模块的导通周期为t212,所述第一低频显示区中所述像素电路的节点控制模块的导通周期为t221,所述第二低频显示区中所述像素电路的节点控制模块的导通周期为t222;在所述显示面板的显示模式为第一模式时,t211>t11,t212=t11,t221>t12且t222>t12。8.根据权利要求7所述的显示面板,其特征在于,所述低频显示区的一帧画面时间包括数据写入帧和至少一个保持帧;所述数据写入帧包括第一非发光阶段和所述发光阶段;所述第一非发光阶段包括所述复位阶段和所述数据写入阶段;所述保持帧包括第二非发光阶段和所述发光阶段;所述第二非发光阶段未设置所述复位阶段和所述数据写入阶段;至少部分所述保持帧为第一保持帧;在所述数据写入帧,各级所述第一移位寄存单元依次输出控制所述复位模块导通的所述第一扫描信号的使能电平;所述第一驱动信号线传输控制所述节点控制模块导通的所述第一驱动信号的使能电平;在所述第一保持帧,与所述第二低频显示和所述高频显示区中所述像素电路的所述复位模块电连接的各所述第一移位寄存单元依次输出所述第一扫描信号的使能电平,与所述第一低频显示区中所述像素电路的所述复位模块电连接的各所述第一移位寄存单元均输出所述第一扫描信号的非使能电平;与所述高频显示区中所述像素电路的所述节点控制模块电连接的所述第一驱动信号线传输所述第一驱动信号的使能电平,与所述第一低频显示区和所述第二低频显示区中所述像素电路的所述节点控制模块电连接的所述第一驱动信
号线传输所述第一驱动信号的非使能电平。9.根据权利要求2所述的显示面板,其特征在于,所述复位模块均包括第一控制端和第二控制端;所述复位模块的所述第一控制端与所述第一移位寄存单元的信号输出端电连接;位于所述低频显示区的至少部分所述像素电路为第一像素电路,位于所述高频显示区的至少部分所述像素电路为第二像素电路;所述第二像素电路中所述复位模块的所述第一控制端与所述第二控制端电连接;所述显示区包括第二驱动信号线,所述第二驱动信号线与各所述第一像素电路中所述复位模块的所述第二控制端电连接;所述第二驱动信号线用于传输第二驱动信号;所述第一像素电路的所述复位模块用于在接收的所述第一驱动信号和所述第一扫描信号均为使能电平时导通。10.根据权利要求9所述的显示面板,其特征在于,所述复位模块包括第一复位晶体管和第二复位晶体管;同一所述复位模块中,所述第一复位晶体管的第一端与复位信号端电连接,所述第一复位晶体管的第二端与所述第二复位晶体管的第一端电连接,所述第二复位晶体管的第二端与所述第一节点电连接;所述复位模块的所述第一控制端和所述第二控制端的一者与所述第一复位晶体管的栅极电连接,另一者与所述第二复位晶体管的栅极电连接。11.根据权利要求9所述的显示面板,其特征在于,所述低频显示区的一帧画面时间包括数据写入帧和至少一个保持帧;所述数据写入帧包括第一非发光阶段和所述发光阶段;所述第一非发光阶段包括所述复位阶段和所述数据写入阶段;所述保持帧包括第二非发光阶段和所述发光阶段;所述第二非发光阶段未设置所述复位阶段和所述数据写入阶段;至少部分所述保持帧为第一保持帧在所述数据写入帧,各级所述第一移位寄存单元依次输出控制所述复位模块导通的所述第一扫描信号的使能电平;所述第二驱动信号线传输控制所述复位模块导通的所述第二驱动信号的使能电平;所述第一驱动信号线传输控制所述节点控制模块导通的所述第一驱动信号的使能电平;在所述第一保持帧,与所述低频显示区中所述第一像素电路的所述复位模块电连接的所述第二驱动信号线传输所述第二驱动信号的非使能电平,与所述高频显示区中所述第二像素电路的所述节点控制模块电连接的所述第一驱动信号线传输所述第一驱动信号的使能电平,与所述低频显示区中所述像素电路的所述节点控制模块电连接的所述第一驱动信号线传输所述第一驱动信号的非使能电平,以及,至少与所述高频显示区中所述第二像素电路的所述复位模块电连接的所述第一移位寄存单元依次输出控制所述复位模块导通的所述第一扫描信号的使能电平。12.根据权利要求11所述的显示面板,其特征在于,在所述第一保持帧,与所述低频显示区中各所述像素电路的复位模块电连接的各所述第一移位寄存单元依次输出所述第一扫描信号的使能电平,且所述第一移位寄存器的各所述第一移位寄存单元输出的所述第一扫描信号的使能电平依次移位;或者,在所述第一保持帧,与所述低频显示区中各所述像素电路的所述复位模块电连接的各所述第一移位寄存单元均输出所述第一扫描信号的非使能电平。13.根据权利要求11所述的显示面板,其特征在于,所述像素电路还包括数据写入模块
和阈值补偿模块;所述数据写入模块与所述驱动晶体管的第一极电连接,所述阈值补偿模块电连接于所述驱动晶体管的第二极与所述第二节点之间;所述数据写入模块用于在所述数据写入阶段向所述第一节点写入数据电压;所述阈值补偿模块用于在所述数据写入阶段补偿所述驱动晶体管的阈值电压至所述第一节点。14.根据权利要求13所述的显示面板,其特征在于,各级所述第一移位寄存单元中,第i级所述第一移位寄存单元的信号输出端分别与第i行所述像素电路的所述阈值补偿模块电连接以及第i+1行所述像素电路的所述复位模块的第一控制端电连接;其中,i为正整数;所述第一扫描信号还用于控制所述阈值补偿模块导通或断开。15.根据权利要求14所述的显示面板,其特征在于,当第i行所述像素电路位于所述高频显示区,第i+1行所述像素电路位于所述低频显示区时,第i+1行所述像素电路为所述第一像素电路;所述低频显示区中除所述第一像素电路外的其它所述像素电路均为所述第二像素电路;在所述第一保持帧,所述第二驱动信号的非使能电平的起始时刻位于第i级所述第一移位寄存单元输出的第一扫描信号的使能电平的起始时刻之前,且位于第i-1级所述第一移位寄存单元输出的所述第一扫描信号的使能电平的终止时刻之后;其中,i为大于或等于2的正整数。16.根据权利要求14所述的显示面板,其特征在于,所述非显示区还包括第二移位寄存器,所述第二移位寄存器包括多个级联设置的第二移位寄存单元,各级所述第二移位寄存单元的信号输出端输出的第二扫描信号的使能电平依次移位;其中,每一级所述第二移位寄存单元的信号输出端与位于同一行的至少部分所述像素电路的所述数据写入模块电连接;其中,至少在所述数据写入帧,同一所述像素电路中,所述第一扫描信号的使能电平时间与所述第二扫描信号的使能电平时间交叠。17.根据权利要求16所述的显示面板,其特征在于,所述第一移位寄存器中的所述第一移位寄存单元与所述第二移位寄存器中所述第二移位寄存单元为同一移位寄存单元;所述移位寄存单元包括第一信号输出端和第二信号输出端,所述第一信号输出端为所述第一移位寄存单元的信号输出端,所述第二信号输出端为所述第二移位寄存单元的信号输出端。18.根据权利要求17所述的显示面板,其特征在于,所述移位寄存单元包括第一时钟端、第二时钟端、第三时钟端、第一电平端、第二电平端、信号输入端、第一信号输出端、第二信号输出端、第一控制模块、第二控制模块、互控模块、第一输出模块和第二输出模块;同一所述移位寄存单元中:所述第一控制模块与所述第一输出模块和所述第二输出模块电连接于第三节点;所述第一控制模块还分别与所述第一时钟端和所述信号输入端电连接;所述第一控制模块用于响应所述第一时钟端的第一时钟信号以及所述信号输入端的输入信号,控制所述第三节点的电位;所述第二控制模块与所述第一输出模块和所述第二输出模块电连接于第四节点;所述
第二控制模块还分别与所述第一时钟端和所述第一电平端电连接;所述第二控制模块用于响应所述第一时钟端的第一时钟信号和所述第一电平端的第一电平信号,控制所述第四节点的电位;所述互控模块分别与所述第三节点、所述第四节点、所述第一时钟端、第二时钟端和第二电平端电连接;所述互控模块用于响应所述第一时钟端的第一时钟信号和所述第三节点的电位,控制所述第四节点的电位,以及响应所述第二时钟端的第二时钟信号、所述第二电平端的第二电平信号和所述第四节点的电位,控制所述第三节点的电位;所述第一输出模块还分别与所述第三时钟端、所述第二电平端和所述第一信号输出端电连接;所述第一输出模块用于在所述第三节点的电位的控制下,控制所述第一信号输出端输出所述第三时钟端的第三时钟信号的时间,以及用于在所述第四节点的电位的控制下,控制所述第一信号输出端输出所述第二电平端的第二电平信号的时间;所述第二输出模块还分别与所述第二时钟端、所述第二电平端和所述第二信号输出端电连接;所述第二输出模块用于在所述第三节点的电位的控制下,控制所述第二信号输出端输出所述第二时钟端的第二时钟信号的时间,以及用于在所述第四节点的电位的控制下,控制所述第二信号输出端输出所述第二电平端的第二电平信号的时间。19.根据权利要求18所述的显示面板,其特征在于,各级所述移位寄存单元中,第i+1级所述移位寄存单元的信号输入端与第i级所述移位寄存单元的第二信号输出端电连接;第一级所述移位寄存单元的信号输入端接收启动脉冲信号;其中,i为正整数;第i级所述移位寄存单元接收的所述第一时钟信号复用为第i+1级所述移位寄存单元接收的所述第二时钟信号;和/或,第i级所述移位寄存单元接收的所述第二时钟信号复用为第i+1级所述移位寄存单元接收的所述第一时钟信号。20.根据权利要求19所述的显示面板,其特征在于,第i级所述移位寄存单元接收的所述第一时钟信号复用为第i+2级所述移位寄存单元接收的第一时钟信号;第i级所述移位寄存单元接收的所述第二时钟信号复用为第i+2级所述移位寄存单元接收的所述第二时钟信号。21.根据权利要求19所述的显示面板,其特征在于,所述移位寄存器的每个驱动周期包括第一阶段和第二阶段,所述第一阶段的时间与所述数据写入帧的时间交叠,所述第二阶段的时间与所述保持帧的时间交叠;至少在所述第一阶段,第i级所述移位寄存单元接收的所述第三时钟信号与第i级所述移位寄存单元接收的第二时钟信号相同,和/或,第i级所述移位寄存单元接收的所述第三时钟信号与第i+1级所述移位寄存单元接收的第一时钟信号相同。22.一种显示面板的驱动方法,其特征在于,适用于权利要求1-21任一项所述的显示面板,所述显示面板的驱动方法包括:获取所述显示面板的显示模式以及显示信号;在确定所述显示面板的显示模式为第一显示模式时,根据所述显示信号确定所述显示面板的高频显示区和低频显示区;其中,所述高频显示区中所述像素电路的所述复位模块的导通周期为t11,所述高频显示区中所述像素电路的所述节点控制模块的导通周期为t12;所述低频显示区中所述像素电路的所述复位模块的导通周期为t21,所述低频显示区中所述像素电路的所述节点控制
模块的导通周期为t22;t21>t11,和/或,t22>t12。23.一种显示装置,其特征在于,包括如权利要求1-21任一项所述的显示面板。

技术总结
本发明公开了一种显示面板及其驱动方法、显示装置,显示面板的显示区包括阵列排布的多个像素电路;同一像素电路中,驱动模块包括驱动晶体管;复位模块与节点控制模块电连接于第一节点;节点控制模块与驱动模块中的驱动晶体管的栅极电连接于第二节点;在显示面板的显示模式为第一模式时,高频显示区中像素电路的复位模块的导通周期为T11,高频显示区中像素电路的节点控制模块的导通周期为T12;低频显示区中像素电路的复位模块的导通周期为T21,低频显示区中像素电路的节点控制模块的导通周期为T22;其中,T21>T11,和/或,T22>T12。上述技术方案,以使得显示面板实现部分区域高频显示以及部分区域低频显示的功能,扩大显示面板的应用范围。应用范围。应用范围。


技术研发人员:李伟明 敦栋梁 李孝文 周舒
受保护的技术使用者:湖北长江新型显示产业创新中心有限公司
技术研发日:2023.05.17
技术公布日:2023/8/24
版权声明

本文仅代表作者观点,不代表航家之家立场。
本文系作者授权航家号发表,未经原创作者书面授权,任何单位或个人不得引用、复制、转载、摘编、链接或以其他任何方式复制发表。任何单位或个人在获得书面授权使用航空之家内容时,须注明作者及来源 “航空之家”。如非法使用航空之家的部分或全部内容的,航空之家将依法追究其法律责任。(航空之家官方QQ:2926969996)

航空之家 https://www.aerohome.com.cn/

飞机超市 https://mall.aerohome.com.cn/

航空资讯 https://news.aerohome.com.cn/

分享:

扫一扫在手机阅读、分享本文

相关推荐