IF收发器、RF模块和包括其的电子装置的制作方法

未命名 08-26 阅读:86 评论:0

if收发器、rf模块和包括其的电子装置
1.本技术要求于2022年2月21日在韩国知识产权局提交的第10-2022-002199号韩国专利申请和于2022年5月18日在韩国知识产权局提交的第10-2022-0060968号韩国专利申请的优先权,所述韩国专利申请的公开通过引用全部包含于此。
技术领域
2.本公开的实施例涉及if收发器、rf模块和包括其的电子装置,更具体地,涉及能够通过不同的接口发送和接收信号的if收发器、rf模块以及包括其的电子装置。


背景技术:

3.在5g(第5代)移动系统之中,特别地,装备有fr2(例如,频率范围2)子系统的移动电话终端的重要性正在增加。构成fr2移动mmwave(例如,毫米波)系统的主硬件(hw)是其中安装了1)if(中频)收发器和2)rf(射频)模块(或pa(相控阵列)收发器)的类型,并且从系统的角度来看,两个硬件组件之间的接口应该适当地被配置。
4.由于fr2具有较高的频率,rf模块与if收发器之间的信号的频率本身也相当高,因此pll(锁相环)/lo(本地振荡器)频率实现规范也很高。当使用作为一般参考信号的频率(诸如,26mhz tcxo(温度补偿晶体振荡器))时,因为频率(例如,26mhz tcxo)相对低,所以硬件难以获得高频,并且诸如通过晶体(crystal)的双安装或在模块中添加io(输入输出)来配置一个同步mmwave系统成为低效的硬件配置。
5.作为有效地配置同步mmwave系统的方法,如现有技术中已知的,可安装包括t型偏置(bias-t)的接口配置,t型偏置是能够配置同步系统的lo传送方法。然而,在这样的接口配置中,难以适当地配置模块与if收发器之间的控制信号。在移动fr2系统中,由于在if收发器中(例如,通过if收发器)控制rf天线模块是波束成形(例如,用于波束成形)的要素,因此应该适当地配置控制信号。
6.可选地,以扩展若干模块的形式配置的系统可以是可行的,但是因为存在由if收发器内的较高频率的配置导致的限制,所以这不适合于fr2移动系统。


技术实现要素:

7.本公开的实施例提供能够通过利用作为异构接口的ac耦合接口和dc耦合接口来有效地发送和接收各自具有不同频率的各种信号的if收发器、rf模块以及包括其的电子装置。
8.根据本公开的实施例,一种电子装置包括:if收发器,被配置为:经由ac耦合接口输出第一if信号和lo信号,第一if信号从第一基带信号被上变频,并且lo信号由至少一个处理器生成,并且经由dc耦合接口输出第二if信号和第一控制信号,第二if信号从由所述至少一个处理器生成的第二基带信号被上变频,并且第一控制信号基于lo信号被生成;以及rf模块,被配置为:分离经由ac耦合接口获得的第一if信号和lo信号,分离经由dc耦合接口获得的第二if信号和第一控制信号,基于第一if信号生成第一rf信号以经由天线阵列发
送,并且基于第二if信号生成第二rf信号以经由天线阵列发送。
9.根据本公开的实施例,一种rf模块包括:第一双工器,被配置为:通过第一信道从if收发器接收第一if信号和lo信号,并且使用双工对第一if信号和lo信号进行分离;第二双工器,被配置为:通过第二信道从if收发器接收第二if信号和第一控制信号,并且使用双工对第二if信号和第一控制信号进行分离;ac耦合双驱动器,被配置为对lo信号进行ac耦合以生成第一ac耦合lo信号和第二ac耦合lo信号;dc耦合驱动器,被配置为对从第二双工器获得的第一控制信号进行dc耦合;以及信号处理单元,被配置为:使用第一ac耦合lo信号作为用于相位检测的信号来生成pll信号,通过基于pll信号对第一if信号进行上变频来生成第一rf信号,通过基于pll信号对第二if信号进行上变频来生成第二rf信号,并且基于第二ac耦合lo信号生成第二控制信号。
10.根据本公开的实施例,一种if收发器包括:信号处理单元,被配置为:通过基于pll信号对第一基带信号进行上变频来生成第一if信号,通过基于pll信号对第二基带信号进行上变频来生成第二if信号,并且基于从锁相环信号分频的lo信号来生成控制信号;第一双工器,被配置为使用双工来组合第一if信号和lo信号;第二双工器,被配置为使用双工来组合第二if信号和控制信号;以及dc耦合驱动器,被配置为对控制信号进行dc耦合。
附图说明
11.提供每个附图的详细描述以便于更透彻地理解在本公开的具体实施方式中所提及的附图。
12.图1是示出根据本公开的实施例的电子装置的示图。
13.图2是示出根据本公开的实施例的if收发器和rf模块的示图。
14.图3是示出根据本公开的实施例的if收发器的示图。
15.图4是示出根据本公开的实施例的第一信号处理单元的示图。
16.图5是示出根据本公开的实施例的第一ac耦合子接口的示图。
17.图6是示出根据本公开的实施例的第一dc耦合子接口的示图。
18.图7是示出根据本公开的实施例的rf模块的示图。
19.图8是示出根据本公开的实施例的第二ac耦合子接口的示图。
20.图9是示出根据本公开的实施例的第二dc耦合子接口的示图。
21.图10是示出根据本公开的实施例的第二信号处理单元的示图。
22.图11a至图11e是用于描述根据本公开的实施例的ac耦合接口的操作的示图。
23.图12a至图12c是用于描述根据本公开的实施例的dc耦合接口的操作的示图。
24.图13是示出根据本公开的实施例的包括电子装置的无线通信系统的示图。
具体实施方式
25.在下文中,可详细并且清楚地描述本公开的实施例至本领域普通技术人员容易地实现本公开的程度。
26.图1是示出根据本公开的实施例的电子装置的示图。
27.参照图1,电子装置100也可被称为用户设备(ue)。电子装置100可包括处理器110、if(中频)收发器120、ac(交流)耦合接口130、dc(直流)耦合接口140、rf(射频)模块150和/
或天线阵列160。
28.处理器110可基于将被发送给通过网络连接到电子装置100的另一电子装置(例如,其他用户设备、基站等)的数据来生成基带信号,以将生成的基带信号提供给if收发器120。可选地,处理器110可从自if收发器120接收的基带信号提取由另一电子装置发送的数据。例如,处理器110可调制将被发送给另一电子装置的数据,可对调制后的数字数据进行转换,并且可输出基带信号。例如,处理器110可通过转换从另一电子装置接收的基带信号来获取数字数据。处理器110也可被称为调制解调器。
29.基带信号可包括第一基带信号bb_1和第二基带信号bb_2。第一基带信号bb_1可在经由上变频通过中频带(即,if频带)和rf频带之后被最终转换为第一rf信号rf_1,并且第一rf信号rf_1可在第一方向上被极化。例如,第一方向可与地面平行。第二基带信号bb_2可在经由上变频通过if频带和rf频带之后最终被转换为第二rf信号rf_2,并且第二rf信号rf_2可在第二方向上被极化。例如,第二方向可垂直于地面。
30.if收发器120也可被称为中频集成电路(ific),并且可通过作为异构接口的ac耦合接口130和dc耦合接口140发送和接收不同的信号。详细地,if收发器120可通过不同的通路将不同的信号发送给rf模块150和从rf模块150接收不同的信号。
31.if收发器120可通过对由至少一个处理器110生成的第一基带信号bb_1进行上变频来生成第一if信号if_1,并且基于ac耦合接口130将第一if信号if_1和lo(本地振荡器)信号lo输出给rf模块150。第一if信号if_1和lo信号lo可通过双工被组合并输出。if收发器120可对由至少一个处理器110生成的第二基带信号bb_2进行上变频来生成第二if信号if_2,并且基于lo信号lo生成用于控制rf模块150的控制信号cd。if收发器120可基于dc耦合接口140将生成的第二if信号if_2和控制信号cd输出给rf模块150。根据实施例,控制信号cd可包含用于执行波束成形的信息(例如,相位信息、幅度信息等),并且可被if收发器120用于控制rf模块150的波束成形操作。根据实施例,if收发器120和rf模块150中的每个可生成控制信号cd(可分别被称为第一控制信号和第二控制信号)并将这些控制信号cd彼此传送以控制波束成形操作。根据实施例,由if收发器120或rf模块150中的任一个接收的控制信号可被称为读取信号,并且由if收发器120或rf模块150中的任一个发送的控制信号可被称为写入信号。
32.根据实施例,if收发器120可通过ac耦合接口130从rf模块150接收第一if信号if_1,可通过dc耦合接口140接收第二if信号if_2和控制信号cd,并且可分别从第一if信号if_1和第二if信号if_2提取第一基带信号bb_1和第二基带信号bb_2。
33.ac耦合接口130可设置在if收发器120与rf模块150之间以形成第一通路。ac耦合接口130可在if收发器120与rf模块150之间发送和接收第一if信号if_1,或者将lo信号lo发送给rf模块150。
34.特别地,通过ac耦合接口130发送和接收的lo信号lo可被ac耦合。
35.dc耦合接口140可设置在if收发器120与rf模块150之间以形成第二通路。dc耦合接口140可在if收发器120与rf模块150之间发送和接收第二if信号if_2和控制信号cd。
36.特别地,通过dc耦合接口140发送和接收的控制信号cd可以是dc耦合的。
37.rf模块150也可被称为rf收发器或pa(相控阵列),并且可通过作为异构接口的ac耦合接口130和dc耦合接口140发送和接收不同的信号。
38.rf模块150可基于ac耦合接口130分离从if收发器120接收的第一if信号if_1和lo信号lo,并且基于dc耦合接口140分离第二if信号if_2和控制信号cd。此后,rf模块150可基于分离出的第一if信号if_1和分离出的第二if信号if_2生成第一rf信号rf_1和第二rf信号rf_2,并且将生成的第一rf信号rf_1和第二rf信号rf_2传送给天线阵列160。根据实施例,rf模块150可控制通过天线阵列160的第一rf信号rf_1和第二rf信号rf_2的传输,通过天线阵列160的第一rf信号rf_1和第二rf信号rf_2的传输包括基于包含在控制信号cd中的波束成形信息来处理第一rf信号rf_1和第二rf信号rf_2,以进行波束成形。
39.根据实施例,rf模块150可(例如,经由天线阵列160)接收第一rf信号rf_1和第二rf信号rf_2,并且可通过ac耦合接口130将第一if信号if_1发送给if收发器120,并且可通过dc耦合接口140将第二if信号if_2和控制信号cd发送给if收发器120。
40.天线阵列160可通过介质将从rf模块150生成的第一rf信号rf_1和第二rf信号rf_2发送给另一电子装置和/或通过介质从其他电子装置接收rf信号。天线阵列160可包括被配置为发送/接收在第一方向上极化的信号的多个天线元件,并且可包括被配置为发送/接收在第二方向上极化的信号的多个天线元件。天线阵列160可被配置为支持诸如波束成形、mimo(多输入多输出)等的技术。
41.根据上述本公开的实施例的电子装置100可利用作为异构接口的ac耦合接口130和dc耦合接口140来发送和接收各自具有不同频率和不同特性的各种信号。具体地,由于作为时钟信号的lo信号lo通过ac耦合被传输,并且主要具有dc分量的控制信号cd通过dc耦合被传输,因此可在没有失真的情况下发送和接收具有不同特性的信号。
42.图2是示出根据本公开的实施例的if收发器和rf模块的示图。
43.参照图2,if收发器120可包括第一信号处理单元121、第一ac耦合子接口131和/或第一dc耦合子接口141。根据实施例,由
“‑”
分离的两个整数(例如,1-1、1-2等)可表示用于区分不同元件的标号,而不是表示功能或配置的指示。
44.第一信号处理单元121可被配置为处理第一基带信号bb_1和第二基带信号bb_2以生成第一if信号if_1、第二if信号if_2、lo信号lo和控制信号cd。例如,第一信号处理单元121可执行上变频操作以生成第一if信号if_1和第二if信号if_2,可执行振荡操作或分频操作以生成lo信号lo,和/或可执行分频操作以生成控制信号cd。
45.第一ac耦合子接口131可被包括在上述ac耦合接口130中。第一ac耦合子接口131可对从第一信号处理单元121接收的第一if信号if_1和lo信号lo进行双工和组合,并且通过1-1端口p1-1将组合后的信号输出到第一信道ch1。
46.根据实施例,当第一if信号if_1通过第一信道ch1被接收到时,第一ac耦合子接口131可对第一if信号if_1进行双工和分离,并且可将分离后的信号传送给第一信号处理单元121。
47.第一dc耦合子接口141可被包括在上述dc耦合接口140中。第一dc耦合子接口141可对从第一信号处理单元121接收的第二if信号if_2和控制信号cd进行双工并组合,并且通过1-2端口p1-2将组合后的信号输出到第二信道ch2。
48.根据实施例,当第二if信号if_2和控制信号cd通过第二信道ch2被接收到时,第一dc耦合子接口141可对第二if信号if_2和控制信号cd进行双工和分离,并且可将分离后的信号传送给第一信号处理单元121。
49.第一信道ch1和第二信道ch2可设置在if收发器120与rf模块150之间以连接if收发器120和rf模块150,并且与发送和接收根据双工而组合的信号所通过的通路对应。第一信道ch1被包括在ac耦合接口130中,并且第二信道ch2被包括在dc耦合接口140中。例如,第一信道ch1和第二信道ch2可以是包括同轴电缆的印刷电路板(pcb)或柔性印刷电路板(fpcb)。
50.根据实施例,第一信道ch1可与用于发送和接收上述在第一方向上极化的信号的通路对应,并且第二信道ch2可与用于发送和接收上述在第二方向上极化的信号的通路对应。
51.rf模块150可通过第一信道ch1和第二信道ch2连接到if收发器120,并且可包括第二ac耦合子接口134、第二dc耦合子接口144和/或第二信号处理单元151。
52.第二ac耦合子接口134可被包括在ac耦合接口130中。第二ac耦合子接口可通过2-1端口p2-1从第一信道ch1接收第一if信号if_1和lo信号lo,并且可基于双工对第一if信号if_1和lo信号lo进行分离。此后,第二ac耦合子接口134可基于ac耦合而从lo信号lo分离出第一ac耦合lo信号clo_1和第二ac耦合lo信号clo_2。
53.分离出的第一ac耦合lo信号clo_1和分离出的第二ac耦合lo信号clo_2可以是与lo信号lo具有相同的频带(或相似的频带)的时钟信号,但是可具有通过ac耦合去除的不同程度的噪声。例如,第一ac耦合lo信号clo_1可以是干净的(或较干净的)时钟信号,并且第二ac耦合lo信号clo_2可以是具有比干净的时钟信号更多噪声的脏的(或较脏的)时钟信号。如稍后将描述的,分离出的第一ac耦合lo信号clo_1和分离出的第二ac耦合lo信号clo_2可用于生成不同的信号。也就是说,第二ac耦合子接口134可根据应用来对lo信号lo进行ac耦合,并且可特别在对脏的时钟信号进行ac耦合的耦合电路的设计中具有益处。
54.另外,由于if收发器120和rf模块150可基于具有相同的频带(或相似的频带)的lo信号lo、第一ac耦合lo信号clo_1和第二ac耦合lo信号clo_2而彼此同步,因此,电子装置可被实现为同步系统。
55.根据实施例,当第一if信号if_1(例如,从第二信号处理单元151)被接收到时,第二ac耦合子接口134可通过第一信道ch1将第一if信号if_1发送给if收发器120。
56.第二dc耦合子接口144可被包括在dc耦合接口140中。第二dc耦合子接口144可通过2-2端口p2-2从第二信道ch2接收第二if信号if_2和控制信号cd,并且基于双工对第二if信号if_2和控制信号cd进行分离。
57.根据实施例,当第二if信号if_2和控制信号cd从第二信号处理单元151被接收到时,第二dc耦合子接口144可通过第二信道ch2将第二if信号if_2和控制信号cd传送给if收发器120。
58.第二信号处理单元151可处理从第二ac耦合子接口134分离的第一if信号if_1、第一ac耦合lo信号clo_1和第二ac耦合lo信号clo_2以及从第二dc耦合子接口144分离的第二if信号if_2和控制信号cd,以生成第一rf信号rf_1和第二rf信号rf_2。
59.ac耦合接口130可被定义为包括:包括在上述if收发器120中的第一ac耦合子接口131、包括在rf模块150中的第二ac耦合子接口134、1-1端口p1-1、第一信道ch1和2-1端口p2-1。因此,ac耦合接口130可组合地(conjointly)或单独地发送和接收第一if信号if_1和lo信号lo,并且可执行ac耦合。
60.dc耦合接口140可被定义为包括:包括在上述if收发器120中的第一dc耦合子接口141、包括在rf模块150中的第二dc耦合子接口144、1-2端口p1-2、第二信道ch2和2-2端口p2-2。因此,dc耦合接口140可组合地或单独地发送和接收第二if信号if_2和控制信号cd,并且可执行dc耦合。
61.图3是示出根据本公开的实施例的if收发器的示图。
62.参照图3,如上所述,if收发器120可包括第一信号处理单元121、连接到第一信号处理单元121的第一ac耦合子接口131和/或第一dc耦合子接口141,并且第一ac耦合子接口131和第一dc耦合子接口141将更详细地被描述。
63.第一ac耦合子接口131可包括lo驱动器132和/或1-1双工器(dip)133。
64.lo驱动器132可以以合适的幅度放大从第一信号处理单元121(更详细地,稍后将描述的1-1分频器123)传送的lo信号lo,使得lo信号lo被充分地施加到rf模块150。1-1双工器133基于双工对从第一信号处理单元121接收的第一if信号if_1和从lo驱动器132接收的lo信号lo进行组合,并且将组合后的信号输出到1-1端口p1-1。
65.第一dc耦合子接口141可包括第一dc耦合驱动器(drv)142和/或1-2双工器143。
66.第一dc耦合驱动器142可对从第一信号处理单元121接收的控制信号cd进行dc耦合,并且可以以各种方式进行配置以执行dc耦合。详细地,第一dc耦合驱动器142可允许写入信号cd_w和读取信号cd_r通过dc耦合与第一信号处理单元121双向地通信,写入信号cd_w和读取信号cd_r可以是包括在控制信号cd中的不同的信号。1-2双工器143可基于双工对从第一信号处理单元121接收的第二if信号if_2和控制信号cd进行组合,并且将组合后的信号输出到1-2端口p1-2。
67.在实施例中,1-1双工器133和1-2双工器143可被配置为相对于lpf(低通滤波器)具有相同的截止频率(或相似的截止频率),和/或相对于hpf(高通滤波器)具有相同的截止频率(或相似的截止频率)。即使截止频率被配置为相同(或相似),具有比if信号低的频带的lo信号lo和控制信号cd也可被分离,并且设计复杂度可被降低。
68.在实施例中,1-1双工器133和/或1-2双工器143可以以if收发器120中的片上系统(soc)的形式实现。
69.在实施例中,由于能够耦合dc分量的dc耦合接口140可被设置在电子装置100中,因此,可在没有单独的dc端口的情况下实现1-1双工器133和/或1-2双工器143。
70.根据本公开的实施例的上述if收发器120在不同的通路中具有子接口,但是由于每个子接口根据将被发送/接收的信号的类型执行双工,因此,仅使用最小(或较少)数量的端口适当地将不同的信号发送给rf模块150和从rf模块150接收不同的信号是可行的。具体地,控制信号cd可以是dc耦合的,使得rf模块150可利用控制信号cd的dc分量。另外,当通过一个接口发送和接收具有不同频率的if信号、lo信号lo和控制信号cd时,单独的dc端口可被设置为提取具有dc分量的控制信号cd。然而,由于dc耦合接口140与ac耦合接口130分开设置,因此,根据实施例可不设置单独的dc端口。
71.图4是示出根据本公开的实施例的第一信号处理单元的示图。
72.参照图4,包括在if收发器120中的第一信号处理单元121可包括第一pll(锁相环)122、1-1混频器mix 1-1、1-2混频器mix 1-2、1-1分频器(div)123、1-2分频器124和/或第一控制单元125。
73.第一pll 122可生成具有振荡频率的pll信号spll(例如,第一pll信号spll),并且将生成的pll信号spll传送给1-1混频器mix 1-1和1-2混频器mix 1-2。1-1混频器mix 1-1可通过基于pll信号spll对第一基带信号bb_1进行上变频来生成第一if信号if_1。例如,1-1混频器mix 1-1可对与第一基带信号bb_1对应的基带频率和与pll信号spll对应的频率进行求和,并且生成与求和后的频率对应的第一if信号if_1。1-2混频器mix 1-2可通过基于pll信号spll对第二基带信号bb_2进行上变频来生成第二if信号if_2。例如,1-2混频器mix 1-2可对与第二基带信号bb_2对应的基带频率和与pll信号spll对应的频率进行求和,并且生成与求和后的频率对应的第二if信号if_2。
74.根据实施例,1-1混频器mix 1-1和1-2混频器mix 1-2可分别对第一if信号if_1和第二if信号if_2进行下变频,以提取第一基带信号bb_1和第二基带信号bb_2。
75.第一if信号if_1和第二if信号if_2可具有相同的频率(或相似的频率)或不同的频率,但是相同的频率(相似的频率)或不同的频率二者可以是包括在中频带(例如,8ghz至12ghz)中的频率。1-1分频器123可对由第一pll 122生成的pll信号spll进行分频以生成lo信号lo。例如,1-1分频器123可被配置为将与pll信号spll对应的频率分频为与lo信号lo对应的频率。1-2分频器124可对由1-1分频器123生成的lo信号lo进行分频以生成cc(控制时钟)信号(例如,第一cc信号)。例如,1-2分频器124可被配置为将与lo信号lo对应的频率分频为与cc信号对应的频率。由1-1分频器123和1-2分频器124生成的lo信号lo和cc信号二者可以是时钟信号,并且用于电子装置100的同步。然而,lo信号lo可具有用于对if信号进行上变频或对rf信号进行下变频的适当频率,并且cc信号可具有由第一控制单元125和/或包括在rf模块150中的第二控制单元154使用的适当频率。例如,cc信号的频率可低于lo信号lo的频率。
76.第一控制单元125可基于cc信号生成控制信号cd(例如,第一控制信号cd)。例如,控制信号cd可以是数字信号,并且可包括用于控制稍后将描述的第二控制单元154的写入信号cd_w和/或从第二控制单元154接收的读取信号cd_r。第一控制单元125可基于控制信号cd来控制if收发器120。
77.图5是示出根据本公开的实施例的第一ac耦合子接口的示图。为了避免冗余,可省略对冗余组件的详细描述。
78.参照图5,包括在if收发器120中的第一ac耦合子接口131可将第一if信号if_1发送给第一信号处理单元121和从第一信号处理单元121接收第一if信号if_1,或者从第一信号处理单元121接收lo信号lo。第一ac耦合子接口可将lo信号lo放大到适合于通过lo驱动器132发送给rf模块150的幅度,并且将放大后的lo信号传送给1-1双工器133。1-1双工器133可使从第一信号处理单元121接收的第一if信号if_1通过hpf(高通滤波器),并且使从lo驱动器132接收的lo信号lo通过lpf(低通滤波器),以组合第一if信号if_1和lo信号lo。也就是说,1-1双工器133可包括用于使相对高频带的第一if信号if_1通过的hpf和用于使相对低频带的lo信号lo通过的lpf。1-1双工器133可通过1-1端口p1-1输出通过hpf和lpf组合的第一if信号if_1和lo信号lo。
79.图6是示出根据本公开的实施例的第一dc耦合子接口的示图。为了避免冗余,可省略对冗余组件的详细描述。
80.参照图6,包括在if收发器120中的第一dc耦合子接口141可将第二if信号if_2发
送给第一信号处理单元121和从第一信号处理单元121接收第二if信号if_2,或者将控制信号cd发送给第一信号处理单元121和从第一信号处理单元121接收控制信号cd。第一dc耦合子接口141可通过第一dc耦合驱动器142来对包括在控制信号cd中的读取信号cd_r和/或写入信号cd_w进行dc耦合,并且可双向地发送和接收。
81.根据实施例,第一dc耦合驱动器142可包括1-1反相器inv 1-1和/或1-2反相器inv 1-2。1-1反相器inv 1-1可接收写入信号cd_w,对写入信号cd_w进行dc耦合,并且将dc耦合后的写入信号cd_w输出给1-2双工器143,并且1-2反相器inv1-2可从1-2双工器143接收通过lpf的控制信号cd,对控制信号cd进行dc耦合,并输出dc耦合后的控制信号cd。1-2双工器143可使第二if信号if_2通过hpf,并且使从第一dc耦合驱动器142传送的控制信号cd通过lpf,以组合第二if信号if_2和控制信号cd。类似于1-1双工器133,1-2双工器143可包括hpf和/或lpf。1-2双工器143可通过1-2端口p1-2输出通过hpf和lpf组合的第二if信号if_2和控制信号cd。
82.在实施例中,包括在上述1-1双工器133和1-2双工器143中的hpf可被配置为对高频带if信号进行滤波,并且hpf可例如使用c-l-c结构来实现。
83.在实施例中,包括在1-1双工器133和1-2双工器143中的lpf可被配置为对具有低频带的lo信号lo和控制信号cd进行滤波,并且lpf可例如使用l-c-l结构来实现。
84.图7是示出根据本公开的实施例的rf模块的示图。
85.参照图7,rf模块150可包括如上所述的第二ac耦合子接口134、第二dc耦合子接口144和/或第二信号处理单元151,并且第二ac耦合子接口134和第二dc耦合子接口144将更详细地被描述。
86.第二ac耦合子接口134可包括2-1双工器135和/或ac耦合双驱动器136。2-1双工器135可对从2-1端口p2-1接收的组合后的信号进行双工,将组合后的信号分离为第一if信号if_1和lo信号lo,将第一if信号if_1输出给第二信号处理单元151,并且将lo信号lo输出给ac耦合双驱动器136。
87.ac耦合双驱动器136可包括第一ac耦合驱动器137和/或第二ac耦合驱动器138。第一ac耦合驱动器137可对lo信号lo进行ac耦合,以生成第一ac耦合lo信号clo_1,并且第二ac耦合驱动器138可对lo信号lo进行ac耦合,以生成第二ac耦合lo信号clo_2。ac耦合双驱动器136可将生成的第一ac耦合lo信号clo_1和第二ac耦合lo信号clo_2传送给第二信号处理单元151。
88.第二dc耦合子接口144可包括2-2双工器145和/或第二dc耦合驱动器146。
89.2-2双工器145可对从2-2端口p2-2接收的组合后的信号进行双工,将组合后的信号分离为第二if信号if_2和控制信号cd,将第二if信号if_2传送给第二信号处理单元151,并且将控制信号cd传送给第二dc耦合驱动器146。
90.第二dc耦合驱动器146可对从2-2双工器145接收的控制信号cd进行dc耦合,并且可以以各种方式进行配置以执行dc耦合。详细地,第二dc耦合驱动器146可允许写入信号cd_w和读取信号cd_r通过dc耦合与第二信号处理单元151双向地通信,写入信号cd_w和读取信号cd_r可以是包括在控制信号cd中的不同的信号。
91.在实施例中,2-1双工器135和/或2-2双工器145可被配置为相对于lpf具有相同的截止频率(或相似的截止频率),和/或相对于hpf具有相同的截止频率(或相似的截止频
率)。即使截止频率被配置为相同(或相似),具有比if信号低的频带的lo信号lo和控制信号cd也可被分离,并且设计复杂度可被降低。
92.在实施例中,2-1双工器135和/或2-2双工器145可以以if收发器120中的soc的形式实现。
93.在实施例中,由于能够耦合dc分量的dc耦合接口140可被设置在电子装置100中,因此,可在没有单独的dc端口的情况下实现2-1双工器135和/或2-2双工器145。
94.根据本公开的实施例的上述rf模块150在不同通路中具有子接口,但是由于每个子接口根据将被发送/接收的信号的类型执行双工,因此,仅使用最小(或较少)数量的端口适当地将不同的信号发送给if收发器120和从if收发器120接收不同的信号。具体地,控制信号cd可以是dc耦合的,使得rf模块150可利用控制信号cd的dc分量。另外,具有与控制信号cd不同的特性的lo信号lo可被ac耦合以用于生成pll信号spll。另外,当通过一个接口发送和接收具有不同频率的if信号、lo信号lo和控制信号cd时,单独的dc端口可被设置为提取具有dc分量的控制信号cd。然而,由于dc耦合接口140与ac耦合接口130分开设置,因此,根据实施例可不设置单独的dc端口。
95.图8是示出根据本公开的实施例的第二ac耦合子接口的示图。为了避免冗余,可省略对冗余组件的详细描述。
96.参照图8,包括在rf模块150中的第二ac耦合子接口134可从2-1端口p2-1接收由if收发器120组合的信号。2-1双工器135可通过使第一if信号if_1通过hpf并且使lo信号lo通过lpf来分离第一if信号if_1和lo信号lo。也就是说,2-1双工器135可包括用于使相对高频带的第一if信号if_1通过的hpf和用于使相对低频带的lo信号lo通过的lpf。2-1双工器135可将通过hpf分离的第一if信号if_1传送给第二信号处理单元151,并且将通过lpf分离的lo信号lo传送给ac耦合双驱动器136。
97.ac耦合双驱动器136可接收lo信号lo并对lo信号lo进行ac耦合。如上所述,ac耦合双驱动器136可包括第一ac耦合驱动器137和第二ac耦合驱动器138以执行双ac耦合。
98.根据实施例,第一ac耦合驱动器137可包括第一电容器c1、连接到第一电容器c1的2-1反相器inv 2-1,和/或连接在2-1反相器inv 2-1的输出与第一电容器c1的一端之间的第一反馈电阻器rf1。第一ac耦合驱动器137可通过第一电容器c1对lo信号lo的dc分量进行滤波,以输出第一ac耦合lo信号clo_1。
99.根据实施例,第二ac耦合驱动器138可包括第二电容器c2、连接到第二电容器c2的2-2反相器inv 2-2和/或连接在2-2反相器inv 2-2的输出与第二电容器c2的一端之间的第二反馈电阻器rf2。第二ac耦合驱动器138可通过第二电容器c2对lo信号lo的dc分量进行滤波,以输出第二ac耦合lo信号clo_2。
100.根据实施例,由于具有低通特性的反相器可被组合,因此,ac耦合可具有带通特性,使得lo信号lo的噪声可被有效地阻挡。另外,如上所述,每个ac耦合驱动器可以是可配置的,使得作为具有相同的频带(或相似的频带)的时钟信号的第一ac耦合lo信号clo_1和第二ac耦合lo信号clo_2可具有根据ac耦合去除的不同程度(例如,量)的噪声。
101.图9是示出根据本公开的实施例的第二dc耦合子接口的示图。为了避免冗余,可省略对冗余组件的详细描述。
102.参照图9,包括在rf模块150中的第二dc耦合子接口144可从2-2端口p2-2接收由if
收发器120组合的信号。2-2双工器145可通过使第二if信号if_2通过hpf并且使控制信号cd通过lpf来分离第二if信号if_2和控制信号cd。也就是说,2-2双工器145可包括用于使相对高频带的第二if信号if_2通过的hpf和用于使相对低频带的控制信号cd通过的lpf。2-2双工器145可将通过hpf分离的第二if信号if_2传送给第二信号处理单元151,并且将通过lpf分离的控制信号cd传送给第二dc耦合驱动器146。
103.第二dc耦合驱动器146可对包括在控制信号cd中的读取信号cd_r和/或写入信号cd_w进行dc耦合,并且可双向地发送和接收。
104.根据实施例,第二dc耦合驱动器146可包括3-1反相器inv 3-1和/或3-2反相器inv 3-2。3-1反相器inv 3-1可接收写入信号cd_w,对写入信号cd_w进行dc耦合,并且将dc耦合后的写入信号cd_w输出给2-2双工器145,并且3-2反相器inv 3-2可从2-2双工器145接收通过lpf的控制信号cd,对控制信号cd进行dc耦合,并且输出dc耦合后的控制信号cd作为读取信号cd_r。
105.图10是示出根据本公开的实施例的第二信号处理单元的示图。
106.参照图10,包括在rf模块150中的第二信号处理单元151可包括第二pll 152、2-1混频器mix 2-1、2-2混频器mix 2-2、第二分频器153和/或第二控制单元154。
107.第二pll 152可基于第一ac耦合lo信号clo_1生成具有振荡频率的pll信号spll(例如,第二pll信号spll),并且将生成的pll信号spll传送给2-1混频器mix 2-1和2-2混频器mix 2-2。例如,第二pll 152可通过使用第一ac耦合lo信号clo_1作为用于相位检测的信号来生成pll信号spll。2-1混频器mix 2-1可通过基于pll信号spll对第一if信号if_1进行上变频来生成第一rf信号rf_1。例如,2-1混频器mix 2-1可对与第一if信号if_1对应的中间频带频率和与pll信号spll对应的频率进行求和,并且生成与求和后的频率对应的第一rf信号rf_1。2-2混频器mix 2-2可通过基于pll信号spll对第二if信号if_2进行上变频来生成第二rf信号rf_2。例如,2-2混频器mix 2-2可对与第二if信号if_2对应的中间频带频率和与pll信号spll对应的频率进行求和,并且生成与求和后的频率对应的第二rf信号rf_2。
108.根据实施例,2-1混频器mix 2-1和2-2混频器mix 2-2可分别对第一rf信号rf_1和第二rf信号rf_2进行下变频,以提取第一if信号if_1和第二if信号if_2。
109.第一rf信号rf_1和第二rf信号rf_2可具有相同的频率(或相似的频率)或不同的频率,但是两者可具有包括在mmwave频带中的频率。
110.第二分频器153可对通过第二ac耦合驱动器138输出的第二ac耦合lo信号clo_2进行分频以生成cc信号(例如,第二cc信号)。例如,第二分频器153可被配置为将与第二ac耦合lo信号clo_2对应的频率分频为与cc信号对应的频率。根据实施例,第二pll信号可使用第一ac耦合lo信号clo_1与第一pll信号同步,并且第二cc信号可使用第二ac耦合lo信号clo_2与第一cc信号同步。
111.第二控制单元154可基于cc信号生成控制信号cd(例如,第二控制信号)。例如,控制信号cd可以是数字信号,并且可包括用于控制第一控制单元125的写入信号cd_w和/或从第一控制单元125接收的读取信号cd_r。第二控制单元154可基于控制信号cd来控制rf模块150。
112.图11a至图11e是用于描述根据本公开的实施例的ac耦合接口的操作的示图。可理
解,ac耦合接口130的操作可由上述根据本公开的实施例的电子装置100执行。尽管为了方便在图11a至图11e中描述了每个信号的频率,但是它当然仅作为示例。
113.参照图11a,第一if信号if_1和lo信号lo可被输入到ac耦合接口130的输入端子(即,第一ac耦合子接口131)。第一if信号if_1可以是来自第一基带信号bb_1的上变频信号并且具有频率f
if1
,并且lo信号lo具有频率f
lo
。频率f
if1
可以是比频率f
lo
高的频率。例如,频率f
if1
可以是8ghz至12ghz的频带,并且频率f
lo
可以是480mhz至640mhz的频带。
114.如图11b中所示,输入的第一if信号if_1可由hpf滤波。hpf可被配置为具有小于f
if1
的f
c1
作为截止频率,以对第一if信号if_1进行滤波。
115.如图11c中所示,输入lo信号lo可由lpf滤波。lpf可被配置为具有大于f
lo
的截止频率f
c2
,以对lo信号lo进行滤波。
116.此后,第一if信号if_1和lo信号lo可由hpf和lpf组合以被发送和分离,并且被ac耦合。lo信号lo可通过ac耦合被分支成第一ac耦合lo信号clo_1和第二ac耦合lo信号clo_2。
117.参照图11d,第一ac耦合lo信号clo_1可由包括在第一ac耦合驱动器137中的第一电容器c1滤波,并且可具有干净的时钟(例如,较干净的时钟信号)。第一ac耦合驱动器137可被配置为具有f
c3
作为截止频率。
118.参照图11e,第二ac耦合lo信号clo_2可由包括在第二ac耦合驱动器138中的第二电容器c2滤波,并且可具有脏的时钟(例如,较脏的时钟信号)。第二ac耦合驱动器138可被配置为具有f
c3
作为截止频率。如上所述,第一ac耦合lo信号clo_1和第二ac耦合lo信号clo_2可与lo信号lo具有相同的频率或相似的频率(例如,480mhz至640mhz的频带),但是时钟信号的噪声存在差异(例如,可以是信号之间的唯一差异)。如图11e中所示,第二ac耦合lo信号clo_2可随后与控制信号cd组合。
119.图12a至图12c是用于描述根据本公开的实施例的dc耦合接口的操作的示图。可理解,dc耦合接口140的操作可由上述根据本公开的实施例的电子装置100执行。尽管为了方便在图12a至图12c中描述了每个信号的频率,但是它当然仅作为示例。
120.参照图12a,第二if信号if_2和控制信号cd可被输入到dc耦合接口140的输入端子(即,第一dc耦合子接口141)。第二if信号if_2可以是来自第二基带信号bb_2的上变频信号并且具有频率f
if2
,并且控制信号cd具有频率f
con
。频率f
if2
可以是比频率f
con
高的频率。例如,频率f
if2
可以是8ghz至12ghz的频带,并且频率f
con
可以是120mhz至160mhz的频带。
121.如图12b中所示,输入的第二if信号if_2可由hpf滤波。hpf可被配置为具有小于f
if2
的f
c1
作为截止频率,以对第二if信号if_2进行滤波。为了对第一if信号if_1和第二if信号if_2进行滤波,包括在每个子接口中的hpf可被配置为具有相同的截止频率(或相似的截止频率)。
122.如图12c中所示,输入的控制信号cd可由lpf滤波。lpf可被配置为具有大于f
con
的截止频率f
c2
,以对控制信号cd进行滤波。为了对lo信号lo和控制信号cd进行滤波,包括在每个子接口中的lpf可被配置为具有相同的截止频率(或相似的截止频率)。
123.图13是示出根据本公开的实施例的包括电子装置的无线通信系统的示图。
124.参照图13,无线通信系统例如可以是使用蜂窝网络的无线通信系统(诸如,5g(第5代无线)系统、lte(长期演进)系统、高级lte系统、cdma(码分多址)系统和/或gsm(全球移动
通信系统)系统),可以是wlan(无线局域网)系统,或者可以是任何其他无线通信系统,但是不限于此。
125.基站10通常可表示与用户设备和/或其他基站10通信的固定站,并且可通过与用户设备和/或其他基站10通信来交换数据和控制信息。例如,基站10也可被称为节点b、enb(演进节点b)、扇区、站点、bts(基站收发器系统)、ap(接入点)、中继节点、rrh(远程无线电头)、ru(无线电单元)、小小区等。在本公开中,基站10或小区可被解释为指示由cmda中的bsc(基站控制器)、wcdma的节点b、lte中的enb或扇区(站点)等覆盖的一些区域或功能的综合含义,并且可覆盖各种覆盖区域(诸如,巨小区、宏小区、微小区、微微小区、毫微微小区和/或中继节点、rrh、ru、小小区通信范围等)。
126.电子装置100可被称为用户设备(ue),并且可以是固定的或可移动的。电子装置100可表示能够通过(例如,经由上行链路(ul)和/或下行链路(dl))与基站10通信来发送和接收数据和/或控制信息的任何装置。例如,电子装置100可被称为终端设备、ms(移动站)、mt(移动终端)、ut(用户终端)、ss(用户站)、无线装置、手持装置等。
127.在实施例中,电子装置100可包括上述处理器110、if收发器120和/或rf模块150a、150b、150c和150d,但是多个rf模块150a、150b、150c和150d可被设置。多个rf模块150a、150b、150c和150d可被不同地布置在电子装置100中,并且布置方法将不限于附图。例如,当设置四个rf模块150a、150b、150c和150d时,如示出的,它们可被设置在电子装置100的每个边缘处。多个rf模块150a、150b、150c和150d可各自被配置为发送/接收在预定(或者可选地,给定)方向上极化的信号,或者可各自被配置为发送/接收在两个或更多个不同方向上极化的信号。
128.if收发器120通过如上所述的ac耦合接口130和dc耦合接口140与多个rf模块150a、150b、150c和150d中的每个彼此连接,因此,双通路可形成。因此,if收发器120可通过rf模块150a、150b、150c和150d中的每个和不同的通路发送和接收不同的组合后的信号(第一if信号if_1和lo信号lo被组合后的信号以及第二if信号if_2和控制信号cd被组合后的信号)。
129.根据本公开的实施例,if收发器、rf模块和包括其的电子装置可通过利用作为异构接口的ac耦合接口和dc耦合接口来有效地发送和接收各自具有不同频率的各种信号。
130.用于配置用于波束成形的控制信号的常规装置和方法(例如,在fr2移动mmwave系统中)经历控制信号的过度失真(例如,由于控制信号的dc性质和/或if收发器和rf模块使用的高信号频率)。这种失真导致应用于将被发送和/或接收的rf信号的波束成形的不适当的配置,并且因此降低了通信性能。
131.然而,根据实施例,提供改进的装置和方法,在改进的装置和方法中,本地振荡器信号和控制信号经由异构接口在if收发器与rf模块之间传送。例如,本地振荡器信号可经由ac耦合接口传送,并且控制信号可经由dc耦合接口传送。因此,改进的装置和方法经历控制信号的较少的失真。因此,改进的装置和方法克服了常规装置和方法的缺陷,以至少提供应用于将被发送和/或接收的rf信号的波束成形的改进配置,并且因此提高了通信性能。
132.根据实施例,在此描述的如由电子装置100、处理器110、if收发器120、ac耦合接口130、dc耦合接口140、rf模块150、第一信号处理单元121、第一ac耦合子接口131、第一dc耦合子接口141、第二ac耦合子接口134、第二dc耦合子接口144、第二信号处理单元151、lo驱
动器132、1-1双工器133、第一dc耦合驱动器142、1-2双工器143、第一pll 122、1-1混频器mix 1-1、1-2混频器mix 1-2、1-1分频器123、1-2分频器124、第一控制单元125、2-1双工器135、ac耦合双驱动器136、第一ac耦合驱动器137、第二ac耦合驱动器138、2-2双工器145、第二dc耦合驱动器146、第二pll 152、2-1混频器mix 2-1、2-2混频器mix 2-2、第二分频器153、第二控制单元154、基站10和/或rf模块150a、150b,150c和/或150d执行的操作可由处理电路系统执行。如在本公开中使用的术语“处理电路系统”可表示例如包括逻辑电路的硬件;硬件/软件组合(诸如,执行软件的处理器);或它们的组合。例如,处理电路系统更具体地可包括但不限于中央处理器(cpu)、算术逻辑器(alu)、数字信号处理器、微型计算机、现场可编程门阵列(fpga)、片上系统(soc)、可编程逻辑单元、微处理器、专用集成电路(asic)等。
133.上述方法的各种操作可由能够执行操作的任何合适的装置(诸如,上面讨论的处理电路系统)来执行。例如,如上面讨论的,上述方法的操作可由以某种形式的硬件(例如,处理器、asic等)实现的各种硬件和/或软件来执行。
134.软件可包括用于实现逻辑功能的可执行指令的有序列表,并且可被实现在任何“处理器可读介质”中,以供指令执行系统、装置或设备(诸如,单核或多核处理器,或者包含处理器的系统)使用或与指令执行系统、装置或设备结合使用。
135.结合在此公开的实施例描述的方法或算法和功能的块或操作可以以硬件、以由处理器执行的软件模块或以两者的组合实现。如果以软件实现,则功能可作为一个或多个指令或代码被存储在有形的非暂时性计算机可读介质上或通过有形的非暂时性计算机可读介质传输。软件模块可驻留在随机存取存储器(ram)、闪存、只读存储器(rom)、电可编程rom(eprom)、电可擦除可编程rom(eeprom)、寄存器、硬盘、可移动盘、cd rom、或本领域中已知的任何其他形式的存储介质中。
136.将理解,当元件被称为“连接”或“结合”到另一元件时,它可以直接连接或结合到另一元件,或者可存在介于中间的元件。如在此所使用的,术语“和/或”包括相关联的所列项中的一个或多个的任何和所有组合。
137.以上是用于实施本公开的具体示例。简单地改变设计或容易地改变设计的实施例可被包括在本公开以及上述实施例中。另外,通过使用在此提供的实施例容易地改变和实现的技术可被包括在本公开中。虽然已经参照本公开的实施例描述了本公开,但是对于本领域普通技术人员将清楚的是,在不脱离如所附权利要求中阐述的本公开的精神和范围的情况下,可对本公开进行各种改变和修改。

技术特征:
1.一种电子装置,所述电子装置包括:中频if收发器,被配置为:经由交流ac耦合接口输出第一if信号和本地振荡器lo信号,第一if信号从第一基带信号被上变频,并且第一基带信号由至少一个处理器生成,并且经由直流dc耦合接口输出第二if信号和第一控制信号,第二if信号从由所述至少一个处理器生成的第二基带信号被上变频,并且第一控制信号基于lo信号被生成;以及rf模块,被配置为:对经由ac耦合接口获得的第一if信号和lo信号进行分离,对经由dc耦合接口获得的第二if信号和第一控制信号进行分离,基于第一if信号生成第一射频rf信号以经由天线阵列发送,并且基于第二if信号生成第二rf信号以经由天线阵列发送。2.根据权利要求1所述的电子装置,其中,if收发器包括:第一信号处理单元,被配置为处理第一基带信号和第二基带信号,以生成第一if信号、第二if信号、lo信号和第一控制信号;第一ac耦合子接口,被配置为对第一if信号和lo信号进行双工,以输出到与ac耦合接口对应的第一信道;以及第一dc耦合子接口,被配置为对第二if信号和第一控制信号进行双工,以输出到与dc耦合接口对应的第二信道。3.根据权利要求2所述的电子装置,其中,rf模块包括:第二ac耦合子接口,被配置为:从第一信道接收第一if信号和lo信号,使用双工对第一if信号和lo信号进行分离,并且基于ac耦合从lo信号分离出第一ac耦合lo信号和第二ac耦合lo信号;第二dc耦合子接口,被配置为:从第二信道接收第二if信号和第一控制信号,并且使用双工对第二if信号和第一控制信号进行分离;以及第二信号处理单元,被配置为处理第一if信号、第二if信号、第一ac耦合lo信号、第二ac耦合lo信号和第一控制信号,以生成第一rf信号和第二rf信号。4.根据权利要求3所述的电子装置,其中,第一信号处理单元包括:第一锁相环pll,被配置为生成第一pll信号;第一混频器,被配置为基于第一pll信号对第一基带信号进行上变频来生成第一if信号;第二混频器,被配置为基于第一pll信号对第二基带信号进行上变频来生成第二if信号;第一分频器,被配置为对第一pll信号进行分频以生成lo信号;第二分频器,被配置为对lo信号进行分频以生成第一控制时钟cc信号;以及第一处理电路系统,被配置为基于第一cc信号来生成第一控制信号。5.根据权利要求4所述的电子装置,其中,第一ac耦合子接口包括:lo驱动器,被配置为放大从第一分频器获得的lo信号;以及
第一双工器,被配置为:通过使第一if信号通过第一高通滤波器hpf,并且使lo信号通过第一低通滤波器lpf来组合第一if信号和lo信号。6.根据权利要求4所述的电子装置,其中,第一dc耦合子接口包括:第一dc耦合驱动器,被配置为对从第一处理电路系统获得的第一控制信号进行dc耦合;以及第二双工器,被配置为:通过使第二if信号通过第二hpf,并且使从第一dc耦合驱动器获得的第一控制信号通过第二lpf来组合第二if信号和第一控制信号。7.根据权利要求3所述的电子装置,其中,第二ac耦合子接口包括:第三双工器,被配置为:通过使第一if信号通过第三hpf,并且使lo信号通过第三lpf来对第一if信号和lo信号进行分离;第一ac耦合驱动器,被配置为对lo信号进行ac耦合以生成第一ac耦合lo信号;以及第二ac耦合驱动器,被配置为对lo信号进行ac耦合以生成第二ac耦合lo信号。8.根据权利要求7所述的电子装置,其中,第二dc耦合子接口包括:第四双工器,被配置为:通过使第二if信号通过第四hpf,并且使第一控制信号通过第四lpf来对第二if信号和第一控制信号进行分离;以及第二dc耦合驱动器,被配置为对从第四双工器接收的第一控制信号进行dc耦合。9.根据权利要求8所述的电子装置,其中,第二信号处理单元包括:第二pll,被配置为基于第一ac耦合lo信号生成第二pll信号;第三混频器,被配置为基于第二pll信号对第一if信号进行上变频来生成第一rf信号;第四混频器,被配置为基于第二pll信号对第二if信号进行上变频来生成第二rf信号;第三分频器,被配置为对第二ac耦合lo信号进行分频以生成第二cc信号;以及第二处理电路系统,被配置为基于第二cc信号来生成第二控制信号。10.根据权利要求8所述的电子装置,其中第三lpf和第四lpf被配置为具有相同的截止频率;并且第三hpf和第四hpf被配置为具有相同的截止频率。11.根据权利要求2所述的电子装置,其中,第一信道和第二信道二者都基于柔性印刷电路板。12.根据权利要求3至权利要求10中的任意一项所述的电子装置,其中lo信号、第一ac耦合lo信号和第二ac耦合lo信号具有相同的频带;并且if收发器和rf模块基于lo信号、第一ac耦合lo信号和第二ac耦合lo信号彼此同步。13.一种射频rf模块,包括:第一双工器,被配置为:通过第一信道从中频if收发器接收第一if信号和本地振荡器lo信号,并且使用双工对第一if信号和lo信号进行分离;第二双工器,被配置为:通过第二信道从if收发器接收第二if信号和第一控制信号,并且使用双工对第二if信号和第一控制信号进行分离;交流ac耦合双驱动器,被配置为对lo信号进行ac耦合以生成第一ac耦合lo信号和第二
ac耦合lo信号;直流dc耦合驱动器,被配置为对从第二双工器获得的第一控制信号进行dc耦合;以及信号处理单元,被配置为:使用第一ac耦合lo信号作为用于相位检测的信号来生成锁相环pll信号,通过基于pll信号对第一if信号进行上变频来生成第一rf信号,通过基于pll信号对第二if信号进行上变频来生成第二rf信号,并且基于第二ac耦合lo信号生成第二控制信号。14.根据权利要求13所述的rf模块,其中,信号处理单元被配置为:通过对第二ac耦合lo信号进行分频来生成控制时钟cc信号;并且基于cc信号来生成第二控制信号。15.根据权利要求13所述的rf模块,其中,dc耦合驱动器被配置为:发送包括在第二控制信号中的写入信号;或者接收包括在第一控制信号中的读取信号。16.根据权利要求14所述的rf模块,其中,信号处理单元包括:pll,被配置为基于第一ac耦合lo信号生成pll信号;第一混频器,被配置为基于pll信号对第一if信号进行上变频来生成第一rf信号;第二混频器,被配置为基于pll信号对第二if信号进行上变频来生成第二rf信号;分频器,被配置为对第二ac耦合lo信号进行分频以生成cc信号;以及处理电路系统,被配置为基于cc信号来生成第二控制信号。17.根据权利要求13至权利要求16中的任意一项所述的rf模块,其中,第一双工器包括第一低通滤波器lpf和第一高通滤波器hpf;第二双工器包括第二lpf和第二hpf;第一lpf和第二lpf被配置为具有相同的截止频率;并且第一hpf和第二hpf被配置为具有相同的截止频率。18.一种中频if收发器,包括:信号处理单元,被配置为:通过基于锁相环pll信号对第一基带信号进行上变频来生成第一if信号,通过基于pll信号对第二基带信号进行上变频来生成第二if信号,并且基于从pll信号分频的本地振荡器lo信号来生成控制信号;第一双工器,被配置为使用双工来组合第一if信号和lo信号;第二双工器,被配置为使用双工来组合第二if信号和控制信号;以及直流dc耦合驱动器,被配置为对控制信号进行dc耦合。19.根据权利要求18所述的if收发器,其中,信号处理单元包括:pll,被配置为生成pll信号;第一混频器,被配置为基于pll信号对第一基带信号进行上变频以生成第一if信号;第二混频器,被配置为基于pll信号对第二基带信号进行上变频以生成第二if信号;第一分频器,被配置为对pll进行分频以生成lo信号;第二分频器,被配置为对lo信号进行分频以生成时钟控制cc信号;以及处理电路系统,被配置为基于cc信号来生成控制信号。
20.根据权利要求18所述的if收发器,其中,第一双工器被配置为通过第一端口将第一if信号和lo信号输出到第一信道;并且第二双工器被配置为通过第二端口将第二if信号和控制信号输出到第二信道。

技术总结
公开了IF收发器、RF模块和包括其的电子装置。所述电子装置包括:IF收发器,被配置为:经由AC耦合接口输出第一IF信号和LO信号,第一IF信号从第一基带信号被上变频,并且经由DC耦合接口输出第二IF信号和第一控制信号,第二IF信号从第二基带信号被上变频,并且第一控制信号基于LO信号被生成;以及RF模块,被配置为:分离经由AC耦合接口获得的第一IF信号和LO信号,分离经由DC耦合接口获得的第二IF信号和第一控制信号,基于第一IF信号生成第一RF信号以经由天线阵列发送,并且基于第二IF信号生成第二RF信号以经由天线阵列发送。信号以经由天线阵列发送。信号以经由天线阵列发送。


技术研发人员:韩相昱 金政愚 金亨璂
受保护的技术使用者:三星电子株式会社
技术研发日:2023.02.16
技术公布日:2023/8/23
版权声明

本文仅代表作者观点,不代表航家之家立场。
本文系作者授权航家号发表,未经原创作者书面授权,任何单位或个人不得引用、复制、转载、摘编、链接或以其他任何方式复制发表。任何单位或个人在获得书面授权使用航空之家内容时,须注明作者及来源 “航空之家”。如非法使用航空之家的部分或全部内容的,航空之家将依法追究其法律责任。(航空之家官方QQ:2926969996)

航空之家 https://www.aerohome.com.cn/

飞机超市 https://mall.aerohome.com.cn/

航空资讯 https://news.aerohome.com.cn/

分享:

扫一扫在手机阅读、分享本文

相关推荐